一种用于MIPI低功耗发射器的压摆率调整电路
发布时间:2021-12-29 18:24
针对低速/低功耗数据信号易受EMI等干扰,设计了一种用于MIPI接口芯片的摆率调整电路,采用降低信号摆率的方法,以降低EMI干扰保证信号完整。该摆率调整电路通过数字寄存器选择,使电流镜阵列可配置,实现不同组合的延迟结构。针对推挽结构的信号摆率降低问题,利用数字寄存器配置的电流镜阵列对延迟电容充放电,同时利用输出端多阻抗支路进一步调整摆率大小,有效降低了低功耗驱动发射机的信号摆率。采用UMC 80nm CMOS工艺进行仿真。结果表明,在数字寄存器配置范围内,可将摆率最大值从8 700mV/ns降低至500mV/ns,并稳定输出20MHz的数据信号。
【文章来源】:集成电路应用. 2020,37(10)
【文章页数】:4 页
【部分图文】:
传统推挽驱动器电路图
0pF负载下推挽输出仿真结果
摆率控制电路
【参考文献】:
期刊论文
[1]CMOS线驱动器输出信号压摆率控制的研究[J]. 刘正,游轶雄,王健,许继衡. 微电子学. 2003(04)
本文编号:3556643
【文章来源】:集成电路应用. 2020,37(10)
【文章页数】:4 页
【部分图文】:
传统推挽驱动器电路图
0pF负载下推挽输出仿真结果
摆率控制电路
【参考文献】:
期刊论文
[1]CMOS线驱动器输出信号压摆率控制的研究[J]. 刘正,游轶雄,王健,许继衡. 微电子学. 2003(04)
本文编号:3556643
本文链接:https://www.wllwen.com/kejilunwen/wltx/3556643.html