基于Audio Codec的MIPI SoundWire接口IP设计
发布时间:2022-01-11 18:12
常用的音频传输数字接口协议为I2S和HD-A。I2S协议简洁、灵活,可根据需求配置不同的接口传输对应的通道,主要应用于消费类电子产品中;HD-A带宽高,主要应用于PC等电子产品中。随着音频传输在现代电子产品发展中的需求,I2S和HD-A缺点也日趋明显,SoundWire正是针对I2S和HD-A的缺点提出的下一代音频传输接口规范。SoundWire音频接口协议由MIPI联盟主导,包括Intel、高通、苹果等公司在内,全球超过25家的音频技术生态系统公司参与了SoundWire的制定与研发。SoundWire使用双沿多节点拓扑结构,包含时钟和数据两个接口信号,通过时钟和数据两根线完成控制信息以及音频数据的传输,将传统的并行数据传输接口升级为串行接口传输,极大地降低了应用系统的成本以及系统功耗。本论文设计的目标是通过研究分析最新的SoundWire标准,根据实际产品的应用需求,设计并实现符合SoundWire标准的IP(Intellectual Property,知识产权),交付可重用的完整IP,包括IP的设计文档,IP的RTL代码,IP的仿真验证环境以及IP的集成和物理实现参考。通过该IP...
【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校
【文章页数】:99 页
【学位级别】:硕士
【部分图文】:
PRBS产生电路
第四章IP设计及实现51payload为逻辑0;Static_1模式下,所有的payload为逻辑1;PRBS模式下,测试数据由图4-16所示逻辑产生。图4-16PRBS产生电路PRBS模式下,对应的检测电路如图4-17所示。图4-17PRBS检测电路设计中,源端也可以作为接收端,相应的接收端也可以作为数据源端,所以PRBS的产生和检测电路可改至如图4-18所示[21-25],以同时支持数据产生和检测。DQ8DQ7DQ6DQ5DQ4DQ3DQ2DQ1Test_ErrorData_InPRBS_Out图4-18PRBS产生检测改进电路综上,以下面实际传输场景来示例帧内数据传输的设置。假设传输数据流为2路DAC(DAC1和DAC2)和3路ADC(ADC1,ADC2和ADC3),ADC和DAC都为双通道,采样率都为48KHz,采样位宽都为24-bit,帧率为48KHz,时钟为12.288MHz,则:
电子科技大学硕士学位论文52图4-19帧传输结构示意图1.帧形状:64x82.5路数据被复合到一帧中1)Hstart:1;Hstop:72)Interval:5123.各数据流在帧中的位置如下:1)DAC1:offset为0
【参考文献】:
期刊论文
[1]基于UVM的AXI总线验证IP设计[J]. 刘达,倪伟,徐春琳. 微电子学. 2019(05)
[2]广播电视工程中数字音频技术的优势与应用[J]. 苟凯旺. 传媒论坛. 2019(02)
[3]浅议数字音频广播的发展前景及技术支撑[J]. 栾忠旗,刘惠霞. 数字通信世界. 2019(01)
[4]基于UVM的I2S验证IP设计[J]. 倪伟,袁琳,王笑天. 合肥工业大学学报(自然科学版). 2018(01)
[5]数字音频技术的现状和未来发展趋势[J]. 赵峰. 数字通信世界. 2018(01)
[6]基于FPGA的PCIE总线DMA传输的实现[J]. 张鹏泉,褚孝鹏,曹晓冬,范玉进,汪振. 电子测试. 2016(21)
[7]数字广播中的音频技术[J]. 党明群. 电子世界. 2016(10)
[8]集成电路低功耗设计方法[J]. 李林华. 电子测试. 2016(05)
[9]关于数字音频技术在广播电视工程中的优势和应用探究[J]. 张锡林. 科技传播. 2015(24)
[10]集成电路功耗估计及低功耗设计综述[J]. 陈宇. 电子制作. 2014(20)
博士论文
[1]集成电路设计方法及IP设计技术的研究[D]. 李丽.合肥工业大学 2002
硕士论文
[1]基于Avalon总线的音频频谱分析系统设计与实现[D]. 姚梦茹.安徽大学 2018
[2]基于IP核测试复用的SoC测试结构研究与设计[D]. 王飞.解放军信息工程大学 2008
[3]面向SoC的软硬件划分算法研究及IP软核的设计与实现[D]. 刘功杰.中国人民解放军国防科学技术大学 2002
本文编号:3583229
【文章来源】:电子科技大学四川省 211工程院校 985工程院校 教育部直属院校
【文章页数】:99 页
【学位级别】:硕士
【部分图文】:
PRBS产生电路
第四章IP设计及实现51payload为逻辑0;Static_1模式下,所有的payload为逻辑1;PRBS模式下,测试数据由图4-16所示逻辑产生。图4-16PRBS产生电路PRBS模式下,对应的检测电路如图4-17所示。图4-17PRBS检测电路设计中,源端也可以作为接收端,相应的接收端也可以作为数据源端,所以PRBS的产生和检测电路可改至如图4-18所示[21-25],以同时支持数据产生和检测。DQ8DQ7DQ6DQ5DQ4DQ3DQ2DQ1Test_ErrorData_InPRBS_Out图4-18PRBS产生检测改进电路综上,以下面实际传输场景来示例帧内数据传输的设置。假设传输数据流为2路DAC(DAC1和DAC2)和3路ADC(ADC1,ADC2和ADC3),ADC和DAC都为双通道,采样率都为48KHz,采样位宽都为24-bit,帧率为48KHz,时钟为12.288MHz,则:
电子科技大学硕士学位论文52图4-19帧传输结构示意图1.帧形状:64x82.5路数据被复合到一帧中1)Hstart:1;Hstop:72)Interval:5123.各数据流在帧中的位置如下:1)DAC1:offset为0
【参考文献】:
期刊论文
[1]基于UVM的AXI总线验证IP设计[J]. 刘达,倪伟,徐春琳. 微电子学. 2019(05)
[2]广播电视工程中数字音频技术的优势与应用[J]. 苟凯旺. 传媒论坛. 2019(02)
[3]浅议数字音频广播的发展前景及技术支撑[J]. 栾忠旗,刘惠霞. 数字通信世界. 2019(01)
[4]基于UVM的I2S验证IP设计[J]. 倪伟,袁琳,王笑天. 合肥工业大学学报(自然科学版). 2018(01)
[5]数字音频技术的现状和未来发展趋势[J]. 赵峰. 数字通信世界. 2018(01)
[6]基于FPGA的PCIE总线DMA传输的实现[J]. 张鹏泉,褚孝鹏,曹晓冬,范玉进,汪振. 电子测试. 2016(21)
[7]数字广播中的音频技术[J]. 党明群. 电子世界. 2016(10)
[8]集成电路低功耗设计方法[J]. 李林华. 电子测试. 2016(05)
[9]关于数字音频技术在广播电视工程中的优势和应用探究[J]. 张锡林. 科技传播. 2015(24)
[10]集成电路功耗估计及低功耗设计综述[J]. 陈宇. 电子制作. 2014(20)
博士论文
[1]集成电路设计方法及IP设计技术的研究[D]. 李丽.合肥工业大学 2002
硕士论文
[1]基于Avalon总线的音频频谱分析系统设计与实现[D]. 姚梦茹.安徽大学 2018
[2]基于IP核测试复用的SoC测试结构研究与设计[D]. 王飞.解放军信息工程大学 2008
[3]面向SoC的软硬件划分算法研究及IP软核的设计与实现[D]. 刘功杰.中国人民解放军国防科学技术大学 2002
本文编号:3583229
本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/3583229.html