车载自组织网络节点同步的硬件实现
发布时间:2023-04-29 05:59
车载自组织网络实现了车与车之间以及车与固定接入点之间的通信,在智能交通系统中发挥着重要的作用。它能够有效地减少交通事故,缓解交通拥堵。车载自组织网络具有网络拓扑结构变化快、无线信道质量不稳定、网络容量有限等特点。鉴于此,实现车载自组织网络节点间的快速准确同步是其中需要解决的一个重要问题。论文给出了一种同步检测算法并进行了基带接收机的设计。首先介绍了论文的研究背景,从车载自组织网络、通信中的同步技术以及FPGA的发展和应用这三个方面进行了论述,并给出国内外在车载自组织网络方面的研究现状。其次,给出了论文所采用的自适应门限双峰同步检测算法,包括同步检测算法方案的确定、前导序列的设计以及同步检测算法的完整流程,对算法中所涉及的相关运算、自适应门限技术进行了较为详细的介绍。再次,进行了基带接收机的设计。根据基带接收机的功能,确定了其总体结构框架。以模块化的方式,从功能特性和使用方法入手,逐一对FPGA模块、ADC模块和DDR2 SDRAM模块进行了较为详细的介绍。在此基础上,给出论文基带接收机设计中各模块的具体电路原理图,并根据各模块在工作时序上的特殊要求,结合信号完整性的相关知识,完成了基带...
【文章页数】:88 页
【学位级别】:硕士
【文章目录】:
摘要
Abstract
英文缩略语
第一章 绪论
1.1 研究背景
1.1.1 车载自组织网络
1.1.2 通信中的同步技术
1.1.3 FPGA的发展及应用
1.2 国内外研究现状
1.3 论文研究内容及结构安排
第二章 车载自组织网络节点同步检测算法
2.1 车载自组织网络节点同步方案
2.2 车载自组织网络节点同步检测算法
2.2.1 滑动相关器
2.2.2 自适应门限
2.2.3 双相关峰检测过程
2.3 本章小结
第三章 同步检测的基带接收机设计
3.1 FPGA模块
3.1.1 FPGA的输入输出资源
3.1.2 FPGA的配置方式
3.1.3 FPGA全局时钟资源
3.2 模数转换ADS5463模块
3.2.1 模数转换器原理及技术指标
3.2.2 模数转换器ADS5463
3.3 存储器DDR2 SDRAM模块
3.4 信号完整性
3.5 本章小结
第四章 FPGA设计及硬件电路测试
4.1 FPGA设计流程
4.1.1 ISE中对FPGA和PROM编程
4.1.2 ChipScope Pro进行硬件调试
4.2 FPGA内的DCM和Block RAM资源
4.2.1 DCM的功能和使用
4.2.2 BRAM功能和使用
4.3 使用FIR IP核进行滤波器和相关器设计
4.4 基带接收机板卡测试
4.4.1 ADC动态性能测试的FFT法
4.4.2 运用MPMC进行DDR2 SDRAM控制器设计
4.5 本章小结
第五章 总结与展望
5.1 工作总结
5.2 工作展望
致谢
参考文献
本文编号:3805309
【文章页数】:88 页
【学位级别】:硕士
【文章目录】:
摘要
Abstract
英文缩略语
第一章 绪论
1.1 研究背景
1.1.1 车载自组织网络
1.1.2 通信中的同步技术
1.1.3 FPGA的发展及应用
1.2 国内外研究现状
1.3 论文研究内容及结构安排
第二章 车载自组织网络节点同步检测算法
2.1 车载自组织网络节点同步方案
2.2 车载自组织网络节点同步检测算法
2.2.1 滑动相关器
2.2.2 自适应门限
2.2.3 双相关峰检测过程
2.3 本章小结
第三章 同步检测的基带接收机设计
3.1 FPGA模块
3.1.1 FPGA的输入输出资源
3.1.2 FPGA的配置方式
3.1.3 FPGA全局时钟资源
3.2 模数转换ADS5463模块
3.2.1 模数转换器原理及技术指标
3.2.2 模数转换器ADS5463
3.3 存储器DDR2 SDRAM模块
3.4 信号完整性
3.5 本章小结
第四章 FPGA设计及硬件电路测试
4.1 FPGA设计流程
4.1.1 ISE中对FPGA和PROM编程
4.1.2 ChipScope Pro进行硬件调试
4.2 FPGA内的DCM和Block RAM资源
4.2.1 DCM的功能和使用
4.2.2 BRAM功能和使用
4.3 使用FIR IP核进行滤波器和相关器设计
4.4 基带接收机板卡测试
4.4.1 ADC动态性能测试的FFT法
4.4.2 运用MPMC进行DDR2 SDRAM控制器设计
4.5 本章小结
第五章 总结与展望
5.1 工作总结
5.2 工作展望
致谢
参考文献
本文编号:3805309
本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/3805309.html