基于分层空时结构的SCMA码本设计方案
发布时间:2023-11-09 20:23
稀疏码分多址接入(Sparse Code Multiple Access,SCMA)作为未来通信系统一种颇具竞争力的非正交多址接入方式,能够实现大连接、低时延、高效率的发展要求。发送端采用多维码字调制技术带来星座图的赋型增益,接收端利用码字稀疏性实现低复杂度接收。空时编码(Space Time Block Coding,STBC)技术通过对时间和天线的分集能够有效抵抗衰落,提高频谱效率。本文在分层空时结构(Layered Space-Time,LST)的基础上对SCMA码本进行设计,综合利用两种技术的优势,实现系统在衰落信道下误码率性能的提升。首先,本文围绕SCMA上行链路进行研究,提出了一种SCMA与空时编码技术相结合的上行链路SCMA-STBC系统,并通过对泰讷图的分析,给出了上行链路联合空时消息传递算法(Message Passing Algorithm,MPA);然后针对SCMA-STBC接收机复杂度较高的问题,在相同的空时资源结构下,给出了上行链路SCMA-LST预编码码本设计方案,并根据码本的特点提出了相应的上行线性合并MPA译码算法,推导了该方案的误码率理论下界。接着,本...
【文章页数】:81 页
【学位级别】:硕士
【文章目录】:
摘要
ABSTRACT
第1章 绪论
1.1 课题背景及研究的目的和意义
1.2 国内外研究现状及分析
1.2.1 SCMA研究现状
1.2.2 空时编码研究现状
1.2.3 国内外研究现状简析
1.3 本文研究内容及组织结构
第2章 上行链路分层空时结构SCMA码本设计
2.1 上行链路SCMA-STBC系统
2.1.1 SCMA系统
2.1.2 上行SCMA-STBC系统模型
2.1.3 上行SCMA-STBC检测算法
2.2 上行链路分层空时结构预编码码本设计方案
2.2.1 上行SCMA-LST预编码系统模型
2.2.2 上行SCMA-LST预编码系统译码算法
2.2.3 上行SCMA-LST预编码系统误码率边界分析
2.3 上行链路系统仿真性能分析
2.4 本章小结
第3章 下行链路分层空时结构SCMA码本设计
3.1 下行链路SCMA-STBC系统
3.1.1 下行SCMA-STBC系统模型
3.1.2 下行SCMA-STBC检测算法
3.1.3 下行SCMA-STBC系统仿真性能分析
3.2 下行链路分层空时结构码本设计方案
3.2.1 下行SCMA-LST系统模型
3.2.2 下行SCMA-LST码本设计目标函数
3.2.3 下行SCMA-LST码本设计方案
3.2.4 下行SCMA-LST系统仿真性能分析
3.3 本章小结
第4章 下行链路循环分层空时结构SCMA码本设计
4.1 下行链路SCMA-CLST系统
4.1.1 下行SCMA-CLST系统模型
4.1.2 下行SCMA-CLST码本设计方案
4.2 多权重SCMA-CLST预编码码本设计方案
4.2.1 MW-CLST码本设计结构
4.2.2 预编码多权重系数选择算法
4.3 多矩阵SCMA-CLST预编码码本设计方案
4.3.1 MM-CLST码本设计结构
4.3.2 预编码多矩阵系数选择算法
4.3.3 基于预编码的干扰抑制MPA算法
4.4 理论分析
4.4.1 调制编码容量上下界分析
4.4.2 复杂度分析
4.5 SCMA-CLST系统仿真性能分析
4.5.1 MW-CLST结构系统性能
4.5.2 MM-CLST结构系统性能
4.5.3 不同结构系统性能对比
4.6 本章小结
结论
参考文献
攻读硕士学位期间发表的论文及其他成果
致谢
本文编号:3861959
【文章页数】:81 页
【学位级别】:硕士
【文章目录】:
摘要
ABSTRACT
第1章 绪论
1.1 课题背景及研究的目的和意义
1.2 国内外研究现状及分析
1.2.1 SCMA研究现状
1.2.2 空时编码研究现状
1.2.3 国内外研究现状简析
1.3 本文研究内容及组织结构
第2章 上行链路分层空时结构SCMA码本设计
2.1 上行链路SCMA-STBC系统
2.1.1 SCMA系统
2.1.2 上行SCMA-STBC系统模型
2.1.3 上行SCMA-STBC检测算法
2.2 上行链路分层空时结构预编码码本设计方案
2.2.1 上行SCMA-LST预编码系统模型
2.2.2 上行SCMA-LST预编码系统译码算法
2.2.3 上行SCMA-LST预编码系统误码率边界分析
2.3 上行链路系统仿真性能分析
2.4 本章小结
第3章 下行链路分层空时结构SCMA码本设计
3.1 下行链路SCMA-STBC系统
3.1.1 下行SCMA-STBC系统模型
3.1.2 下行SCMA-STBC检测算法
3.1.3 下行SCMA-STBC系统仿真性能分析
3.2 下行链路分层空时结构码本设计方案
3.2.1 下行SCMA-LST系统模型
3.2.2 下行SCMA-LST码本设计目标函数
3.2.3 下行SCMA-LST码本设计方案
3.2.4 下行SCMA-LST系统仿真性能分析
3.3 本章小结
第4章 下行链路循环分层空时结构SCMA码本设计
4.1 下行链路SCMA-CLST系统
4.1.1 下行SCMA-CLST系统模型
4.1.2 下行SCMA-CLST码本设计方案
4.2 多权重SCMA-CLST预编码码本设计方案
4.2.1 MW-CLST码本设计结构
4.2.2 预编码多权重系数选择算法
4.3 多矩阵SCMA-CLST预编码码本设计方案
4.3.1 MM-CLST码本设计结构
4.3.2 预编码多矩阵系数选择算法
4.3.3 基于预编码的干扰抑制MPA算法
4.4 理论分析
4.4.1 调制编码容量上下界分析
4.4.2 复杂度分析
4.5 SCMA-CLST系统仿真性能分析
4.5.1 MW-CLST结构系统性能
4.5.2 MM-CLST结构系统性能
4.5.3 不同结构系统性能对比
4.6 本章小结
结论
参考文献
攻读硕士学位期间发表的论文及其他成果
致谢
本文编号:3861959
本文链接:https://www.wllwen.com/kejilunwen/xinxigongchenglunwen/3861959.html