应用于高速串行接口的高性能锁相环设计与实现
本文关键词:用于自适应光学系统的CameraLink接口相机设计研究,由笔耕文化传播整理发布。
《湖南大学》 2015年
应用于高速串行接口的高性能锁相环设计与实现
邱玉松
【摘要】:锁相环是无线通信和高速串行接口等电子系统中的核心模块,随着系统复杂度的提高,在低相噪、快速响应及低电磁干扰等特性上面临着越来越苛刻的要求。本文围绕锁相环在高速串行接口中的频率综合和时钟产生两个应用,对噪声优化、恒定压控增益、快速锁定及占空比优化等方面进行分析和研究。 从环路稳定性和相位噪声出发,分析了锁相环的工作原理,阐述了锁相环环路参数的设计过程,提出了整数分频和△∑小数分频锁相环的相位噪声模型,并对各模块分别进行噪声优化和具体电路设计。提出恒定压控增益方案解决锁相环中压控增益变化较大的问题,实现了一款9.5-10.6GHz的宽带压控振荡器;提出一种改进的自动频率校正技术,大大缩短频率自校准的时间,提高校正精度,实现锁相环的快速锁定。提出一种占空比校正电路,改善传输信号的质量,降低系统的抖动,对锁相环的占空比进行优化;提出了两种电荷泵结构,采用可编程结构来补偿环路带宽的变化,降低电荷泵电流的失配,减小杂散。 采用SMIC55nm CMOS工艺设计并实现了一款应用于高速串行接口的整数分频频率综合器芯片,面积为0.33mm2。测试结果表明:芯片的中心频率是5GHz,AFC耗时约为4.2μs,系统总的建立时间在15μs左右;在1MHz频偏处的相位噪声为-110.04dBc/Hz,功耗为20mW,均方根抖动为0.35ps,芯片具有优良性能。 针对高频时钟易受到电磁干扰的问题,在整数分频频率综合器芯片的基础上,采用Huali55nm CMOS工艺设计并实现了一款扩频时钟发生器芯片,芯片面积为0.28mm2。测试结果表明:该芯片的核心工作频率是10GHz,芯片的调制频率是30.525kHz,扩频范围为5000ppm,在1MHz频偏处相位噪声为-106.17dBc/Hz,EMI峰值能量降落16.46dB,功耗仅为17.4mW,芯片性能优良,验证了设计的正确性。
【关键词】:
【学位授予单位】:湖南大学
【学位级别】:硕士
【学位授予年份】:2015
【分类号】:TN911.8
【目录】:
下载全文 更多同类文献
CAJ全文下载
(如何获取全文? 欢迎:购买知网充值卡、在线充值、在线咨询)
CAJViewer阅读器支持CAJ、PDF文件格式
【参考文献】
中国期刊全文数据库 前1条
1 茅俊伟;冯军;窦建华;章丽;李伟;;用于12.5Gbit/s SerDes系统锁相环倍频器设计[J];半导体技术;2012年12期
中国博士学位论文全文数据库 前1条
1 韦雪明;高速SERDES接口芯片设计关键技术研究[D];电子科技大学;2012年
【共引文献】
中国期刊全文数据库 前2条
1 冯小波;;SerDes芯片组MAX9259-MAX9260在扫描仪LCD显示中的应用[J];办公自动化;2015年14期
2 李轩;张长春;李卫;郭宇锋;张翼;方玉明;;2.5Gb/s PS/PI型半速率时钟数据恢复电路设计[J];微电子学;2014年06期
中国硕士学位论文全文数据库 前10条
1 张丽丽;基于FPGA的数据获取电路的研究[D];湖南大学;2013年
2 沈金阳;基于FPGA的高速数据记录仪设计与实现[D];华中科技大学;2013年
3 王振锋;IEEE1394总线物理层Beta端口低功耗模式的设计与验证[D];西安电子科技大学;2014年
4 滕国文;多信道通信SoC验证平台设计[D];西安电子科技大学;2014年
5 赵恩毅;用于自适应光学系统的CameraLink接口相机设计研究[D];中国科学院研究生院(光电技术研究所);2014年
6 郑乾;基于PCI Express总线的物理编码子层设计[D];湖南大学;2014年
7 郭松松;节能型SFP EPON ONU模块设计[D];武汉理工大学;2014年
8 李轩;2.5Gb/s PS/PI型半速率时钟数据恢复电路的研究与设计[D];南京邮电大学;2014年
9 时飞;2.5Gbps串行接口发送端设计[D];北京理工大学;2015年
10 苏鹏洲;8b/10b编解码器及Rapid IO 2.0差分接收机的设计[D];中国科学技术大学;2015年
【二级参考文献】
中国期刊全文数据库 前10条
1 蔡敏,王谧;LVDS接收器的失效保护电路设计[J];半导体技术;2005年04期
2 陈普锋;张海英;叶甜春;;A 1.5 V 7.656 GHz PLL with I/Q outputs for a UWB synthesizer[J];半导体学报;2010年06期
3 杨沛;张磊;王平连;李绪志;;锁相环相位噪声的研究与仿真[J];电子测量技术;2009年04期
4 李仲秋;胡锦;陈迪平;;三阶电荷泵锁相环的稳定性分析[J];电子器件;2006年02期
5 赵坤;满家汉;叶青;叶甜春;;应用于无线通信领域4.1 GHz锁相环的设计[J];电子器件;2006年04期
6 陈莹梅;王志功;赵海兵;章丽;熊明珍;;10Gb/sCMOS时钟和数据恢复电路的设计[J];固体电子学研究与进展;2005年04期
7 王骏峰;冯军;李义慧;袁晟;熊明珍;王志功;胡庆生;;11.6-GHz 0.18-μm CMOS锁相环电路(英文)[J];Journal of Southeast University;2007年01期
8 孙烨辉;江立新;许长喜;秦世才;;CMOS 5 Gb/s串行接收器[J];固体电子学研究与进展;2007年04期
9 韦雪明;李平;;一种可快速锁定的低抖动自偏置锁相环设计[J];微电子学;2011年02期
10 彭云,李春梅,任俊彦;自偏置锁相环结构及其稳定性条件分析[J];微电子学;1999年02期
中国博士学位论文全文数据库 前7条
1 王涛;高速低噪声锁相时钟恢复电路研究[D];复旦大学;2004年
2 郭淦;高速串行通信中的时钟恢复技术[D];复旦大学;2005年
3 何捷;DVB-T接收机中频率综合器的研究[D];复旦大学;2005年
4 黄林;CMOS高速串行数据接收器的研究和设计[D];复旦大学;2005年
5 仇应华;光纤传输系统用超高速时钟恢复集成电路研究[D];东南大学;2006年
6 严杰锋;电荷泵锁相环的模型研究和电路设计[D];复旦大学;2006年
7 张涛;锁相环频率合成器建模、设计与实现[D];华中科技大学;2006年
中国硕士学位论文全文数据库 前4条
1 沈竞宇;基于SerDes芯片8b/10b编解码电路的设计及验证[D];电子科技大学;2011年
2 高长平;一种基于0.13μmCMOS工艺的CML高速串行接口电路[D];国防科学技术大学;2007年
3 贾小燕;在FPGA中利用SoftSerDes技术实现信号串并转换的研究[D];北京邮电大学;2008年
4 鲁雪晴;高速通信系统中的模拟均衡器研究[D];西安电子科技大学;2007年
【相似文献】
中国期刊全文数据库 前10条
1 赵丽丽;李新三;孙孟东;鞠晓洁;;浅谈锁相环路的基本原理及应用[J];数字技术与应用;2010年12期
2 范瑜;邬正义;;Visual System Simulator平台下锁相环综合分析与仿真[J];实验室研究与探索;2011年08期
3 杨国韬;孙志毅;刘立群;;基于坐标系变换的并网锁相环性能分析[J];自动化仪表;2013年05期
4 ;做成多用途积木件的单片锁相环路[J];电讯技术;1972年02期
5 郑继禹;;锁相环路应用综述[J];西北电讯工程学院学报;1977年Z1期
6 ;锁相环路的假锁问题[J];无线电工程;1978年02期
7 程之博;;锁相环路中某些故障的原因及分析[J];电子测量技术;1978年Z1期
8 魏德厚;;微波调制跟踪锁相环路[J];电讯技术;1978年03期
9 张家昌;;集成锁相环的数学模型与测试方法[J];电子测量技术;1983年03期
10 张应涛;;用于铯束管测试的微波锁相环路的分析与调试[J];电子管技术;1983年05期
中国重要会议论文全文数据库 前10条
1 刘青松;;微波取样锁相环设计与捕捉过程分析[A];2011年全国微波毫米波会议论文集(下册)[C];2011年
2 高人庄;;锁相环的特点及在通信中的应用[A];四川省通信学会一九九四年学术年会论文集[C];1994年
3 孔祥钊;李贵芳;柴宏贵;;锁相环路的初步调试[A];2007年全国微波毫米波会议论文集(上册)[C];2007年
4 任亮;吕明;;载波跟踪数字三阶锁相环分析与设计[A];中国通信学会第五届学术年会论文集[C];2008年
5 冯雷;;分谐波采样锁相环和分频式锁相环的性能比较[A];中国工程物理研究院科技年报(2003)[C];2003年
6 王萍;张志强;;全站仪红外发射系统锁相环路设计研究[A];2007'中国仪器仪表与测控技术交流大会论文集(二)[C];2007年
7 陆惠义;;八毫米半主动导引头锁相前端[A];1999年全国微波毫米波会议论文集(下册)[C];1999年
8 谢彦;蔡勇;;锁相环路对氢原子钟性能影响的实验分析[A];第二届中国卫星导航学术年会电子文集[C];2011年
9 王赟;袁嗣杰;杨君;;二阶锁相环路的数字域相图法非线性分析[A];第十四届全国信号处理学术年会(CCSP-2009)论文集[C];2009年
10 陈小鱼;齐建中;宋鹏;;一种精确GPS授时方法的研究与实现[A];第三届中国卫星导航学术年会电子文集——S04原子钟技术与时频系统[C];2012年
中国重要报纸全文数据库 前1条
1 成都 立新;[N];电子报;2003年
中国博士学位论文全文数据库 前4条
1 孙泉;单片有源像素传感器中锁相环时钟发生器研究[D];北京航空航天大学;2010年
2 马卓;面向高性能CPU的锁相环低抖动技术研究[D];国防科学技术大学;2013年
3 赵岩;高精度快速非陀螺寻北系统速度稳定性研究[D];中国科学院研究生院(长春光学精密机械与物理研究所);2005年
4 郑永正;UWB系统中时钟电路的研究与设计[D];复旦大学;2009年
中国硕士学位论文全文数据库 前10条
1 王达;双通道高频锁相环路测试方法的研究[D];复旦大学;2009年
2 张诣;非理想电压条件下软件锁相环的相位跟踪技术研究[D];重庆大学;2011年
3 刘锋;电网不平衡下三相锁相环研究[D];电子科技大学;2013年
4 方帅兵;二阶锁相环混沌特性研究及应用[D];燕山大学;2013年
5 汪瑜;高阶锁相环的动力特性[D];北京化工大学;2013年
6 李栋;用于高速ADC时钟系统的高性能锁相环研究[D];电子科技大学;2009年
7 薛颜;1~32倍频低抖动锁相环的设计与实现[D];国防科学技术大学;2010年
8 邱中华;科斯塔斯光锁相环的研究[D];电子科技大学;2011年
9 徐小良;抗辐射锁相环设计[D];电子科技大学;2011年
10 朱恺;一款0.13微米工艺下数模混合锁相环的设计与实现[D];国防科学技术大学;2006年
本文关键词:用于自适应光学系统的CameraLink接口相机设计研究,,由笔耕文化传播整理发布。
本文编号:201522
本文链接:https://www.wllwen.com/kejilunwen/yiqiyibiao/201522.html