当前位置:主页 > 论文百科 > 书评论文 >

数字时钟.doc

发布时间:2017-03-03 19:47

  本文关键词:eda课程设计,由笔耕文化传播整理发布。


Hefei University EDA课程设计报告 设计题目: 数字时钟设计 专 业: 自动化 2 班 姓 名: 李宏灶 学 号: 0座机电话号码0 指导老师: 康南生 前 言 随着基于PLD的EDA技术的发展和应用领域的扩大和深入,EDA技术在电子信息、通信、自动控制及计算机应用领域的重要性日益提高。 作为现在的大学生应熟练掌握这门技术,为以后的发展打下良好的基础,,本实验设计是应用QuartusII环境及VHDL语言设计一个时间可调的数字时钟。使自己熟练使用QuartusII环境来进行设计,掌握VHDL语言的设计方法。要注重理论与实践之间的不同,培养自己的实践能力! 目 录 一、课程设计任务及要求 3 1.1实验目的 3 1.2功能设计 4 二、整体设计思想 4 2.1性能指标及功能设计 4 2.2总体方框图 5 三、详细设计 5 3.1数字钟的基本工作原理: 5 3.1.1时基T 产生电路 5 3.1.2调时、调分信号的产生 5 3.1.3计数显示电路 6 3.2设计思路 6 3.3设计步骤 7 3.3.1工程建立及存盘 7 3.3.2工程项目的编译 7 3.3.3目标芯片的选择 8 3.3.4时序仿真 9 3.3.5引脚锁定 11 3.3.6硬件测试 12 3.3.7实验结果 13 四、设计总结 13 五、附录 14 5.1 VHDL源程序 14 5.2配置符号图 18 一、课程设计任务及要求 1.1实验目的 1)掌握VHDL语言的基本运用 2)掌握QuartusII的简单操作并会使用EDA实验箱 3)掌握一个基本eda课程设计的操作 1.2功能设计 1)有时、分、秒计数显示功能,小时为24进制,分钟和秒为60进制 2)设置复位、清零等功能 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间 二、整体设计思想 2.1性能指标及功能设计 1)时、分、秒计时器 时计时器为一个24进制计数器,分、秒计时器均为60进制计数器。当秒计时器接受到一个秒脉冲时,秒计数


  本文关键词:eda课程设计,由笔耕文化传播整理发布。



本文编号:247489

资料下载
论文发表

本文链接:https://www.wllwen.com/wenshubaike/kcsz/247489.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户dc176***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com