EDA课程设计-计步器.doc
本文关键词:eda课程设计,由笔耕文化传播整理发布。
文档名称:eda课程设计-计步器.doc
格式:doc 大小:0.23MB 总页数:20
可免费阅读页数:20页
下载源文档需要:15元人民币
预览与实际下载的一致,文档内容不会超过预览的范围,下载前请务必先预览,自行甄别内容是否完整、是否存在文不对题等情况(本网站为文档分享平台性质),一旦付费下载,本站不支持退款
下载文档
文档介绍:信息科学与技术学院《EDA技术使用教程》课程设计报告题目名称:计步器设计学生姓名:卢霞学号:2012508179专业年级:电信2012级2班指导教师:张锐敏老师时间:2015年1月3日目录三、设计内容33.1系统分析33.2方案设计43.3电路模块选择43.3.1检测上升沿模块53.3.2计数模块63.3.3扫描输出模块73.3.4输入输出信号模块9四、程序设计9五、仿真结果145.1仿真截图145.2结果分析15六、遇到的问题15七、设计心得16八、参考文献18计步器的设置设计背景从我国的电子计步器市场发展来看,近几年随着行业需求市场的进一步增长,电子计步器呈现良好的发展态势。而随着人民生活水平的逐步提高,大家更加注重身体健康,锻炼在日常生活中显得尤为重要,而计步器就成为了大家比较青睐的锻炼伙伴。此次交计步器的设计采用基于VerilogHDL语言和FPGA的方法来实现所要求的功能。基于FPGA的计步器设计方法具有设计的灵活性,易于修改,设计周期短等纵多优点。随着设计语言、电子设计自动化和FPGA期间的不断发展,基于FPGA期间的不断完善和发展。在不远的将来。由FPGA设计的产品将越来越普遍。设计要求通过对设计的模块划分,以及各模块功能的定义,以FPGA为核心器件,用VHDL设计手段制作、用硬件描述性语言编写程序实现设计中各个模块的基本功能,完成其功能仿真和编译并生成底层模块,在Quartus中完成顶层设计并编译通过,完成设计下载并调试电路。1)系统时钟1MHz;2)拥有计步、暂停、清零(复位)功能;3)输入端每进入一个计步脉冲(可能存在抖动),步数计数+1,计步结果以十进制数显示在数码管上;4)点下暂停键,计数停止,并有信号控制指示灯闪烁,闪烁周期1s;再次点击暂停键,继续计数,指示灯停止闪烁;5)点下清零键,,计数归零;6)要求能够对计步脉冲和按键的抖动进行正确处理,2m
本文关键词:eda课程设计,由笔耕文化传播整理发布。
本文编号:347246
本文链接:https://www.wllwen.com/wenshubaike/kcsz/347246.html