基于隐患概率分析的嵌入式系统可靠性设计方法
发布时间:2021-02-25 05:23
嵌入式系统的每个设计点都是有故障风险的,无论软件部分还是硬件部分,采用不同的设计思路,其出发点都是为了降低风险的危害程度或降低其发生概率,降低危害程度方面的设计是设计师比较关注的,本文研究的目的是将对隐患概率分布的分析引入到嵌入式系统的设计方案制定中,通过隐患影响要素分解和概率评估,优选出最低故障概率的设计方案。
【文章来源】:单片机与嵌入式系统应用. 2020,20(09)
【文章页数】:3 页
【部分图文】:
上升沿触发的逻辑控制方式图
下面计算这种设计的风险概率,分析图如图2所示。A线缆被干扰的概率估为5%(这里如果有统计数据最好,如果没有,则可以用专家评分法),没有干扰的概率为95%。
当然,提高控制可靠性的方法还有很多,比如:在控制模块输入引脚端加退耦电容,这样外部的干扰即使超出0.7Vcc的,也会被吸收抑制到0.7Vcc以下,从而降低了A线缆被干扰的概率;采用一种冗余备份方案(见图4),接收端不止接收控制模块的一路输出,在设计上加上冗余,另有一路控制信号过来,两路信号做“与”运算后,都符合条件才让接收端响应,即使A路被干扰,B线上发生了错误翻转,那也没关系,还有D路的信号互为验证,其可靠性工作概率一样会提高由如图4和图5可知,接收端被干扰的概率为125ppm,达到5个西格玛的水平。结语
本文编号:3050510
【文章来源】:单片机与嵌入式系统应用. 2020,20(09)
【文章页数】:3 页
【部分图文】:
上升沿触发的逻辑控制方式图
下面计算这种设计的风险概率,分析图如图2所示。A线缆被干扰的概率估为5%(这里如果有统计数据最好,如果没有,则可以用专家评分法),没有干扰的概率为95%。
当然,提高控制可靠性的方法还有很多,比如:在控制模块输入引脚端加退耦电容,这样外部的干扰即使超出0.7Vcc的,也会被吸收抑制到0.7Vcc以下,从而降低了A线缆被干扰的概率;采用一种冗余备份方案(见图4),接收端不止接收控制模块的一路输出,在设计上加上冗余,另有一路控制信号过来,两路信号做“与”运算后,都符合条件才让接收端响应,即使A路被干扰,B线上发生了错误翻转,那也没关系,还有D路的信号互为验证,其可靠性工作概率一样会提高由如图4和图5可知,接收端被干扰的概率为125ppm,达到5个西格玛的水平。结语
本文编号:3050510
本文链接:https://www.wllwen.com/guanlilunwen/gongchengguanli/3050510.html