高层次时序电路可靠度估计方法研究进展
本文关键词:高层次时序电路可靠度估计方法研究进展 出处:《计算机科学》2017年S2期 论文类型:期刊论文
更多相关文章: 时序电路 可靠性评估 仿真模拟方法 模型解析方法 软差错
【摘要】:时序电路的可靠性问题日益成为人们关注的焦点。讨论高层次时序电路的可靠性评估方法,重点研究分析了贝叶斯可靠性分析方法、多阶段可靠性分析方法和基于概率转移矩阵的时序电路可靠性分析方法。以ISCAS 89基准电路为实验对象,选择几种典型的高层次时序电路可靠性评估方法进行实验和分析。研究结果和实验结果表明,电路的抽象级别越高,评估方法所获得结果的准确性就越低,评估时间开销越小;同一抽象层次上,不同类型的方法相比,仿真模拟方法的准确性高但时间开销大,解析方法省时但准确性较低。
[Abstract]:The reliability of sequential circuits has become the focus of attention. The reliability evaluation method of high-level sequential circuits is discussed, and the Bayesian reliability analysis method is mainly studied. Multi-stage reliability analysis method and sequential circuit reliability analysis method based on probabilistic transfer matrix. Taking ISCAS 89 reference circuit as experimental object. Several typical high-level sequential circuit reliability evaluation methods are selected for experiment and analysis. The research results and experimental results show that the higher the abstract level of the circuit, the lower the accuracy of the evaluation results. The smaller the time cost of evaluation; At the same level of abstraction, the accuracy of the simulation method is higher than that of the other methods, but the time cost of the simulation method is high, and the analytical method is time-saving but less accurate.
【作者单位】: 江西理工大学信息工程学院;
【基金】:国家自然科学基金(61561024,61462034,61563019) 江西省自然科学基金项目(20151BAB207035)资助
【分类号】:TN40
【正文快照】: 本文受国家自然科学基金(61561024,61462034,61563019),江西省自然科学基金项目(20151BAB207035)资助。欧阳城添(1975-),男,博士,副教授,硕士生导师,主要研究方向为计算机系统结构、电路可靠性评估,E-mail:oyct@163.com;陈莉莉(1992-),女,硕士生,主要研究方向为电路可靠性评估
【相似文献】
相关期刊论文 前10条
1 周会平;用可编程序逻辑阵列设计时序电路的方法[J];职大学报;2002年02期
2 王红;成本茂;杨士元;邢建辉;;一种非同步时序电路的测试生成方案[J];电子科技大学学报;2007年04期
3 赵贺;孙凤茹;;同步时序电路设计中状态化简方法探讨[J];自动化与仪器仪表;2010年05期
4 林而立;用时序电路综合法设计的电话禁止拨号电路[J];电子技术应用;1995年04期
5 贾默伊;用矩阵方法分析同步时序电路[J];河北理工学院学报;1996年02期
6 官洪民,张惠莉,匡军,刘长民,贾秀兰;时序电路在多路检控中的应用[J];莱阳农学院学报;2000年01期
7 蒋万君;循环时序电路的简便设计[J];机电一体化;2001年06期
8 佘强,陈护勋;一种时序电路的测试生成算法[J];计算机与数字工程;2001年03期
9 王仲,官云战;同步时序电路故障可测性研究[J];贵州工业大学学报(自然科学版);2002年04期
10 蒋万君;再论循环时序电路的简便设计[J];机电一体化;2002年05期
相关会议论文 前9条
1 赵莹;吴丽华;马怀俭;;时序电路测试生成算法研究[A];第十八届中国(天津)’2004IT、网络、信息技术、电子、仪器仪表创新学术会议论文集[C];2004年
2 邓元庆;;同步时序电路设计方法研究[A];电子高等教育学会2008年学术年会论文集[C];2008年
3 陈思成;魏道政;王仲;;时序电路测试中时间及测试序列识别问题研究[A];中国图象图形科学技术新进展——第九届全国图象图形科技大会论文集[C];1998年
4 何新华;胡传兵;蒋建平;;时序电路状态测试与精简方法研究[A];首届信息获取与处理学术会议论文集[C];2003年
5 陈闽川;吴为民;边计年;;基于可满足性问题求解的时序电路性质检验方法[A];第三届中国测试学术会议论文集[C];2004年
6 李胜朝;张江鑫;;高速电路中时序问题的分析与处理[A];2008年中国高校通信类院系学术研讨会论文集(上册)[C];2009年
7 贺兴华;肖山竹;张开锋;卢焕章;陆静芳;;一种改进型时序电路单粒子效应容错设计[A];第十四届全国信号处理学术年会(CCSP-2009)论文集[C];2009年
8 杨军;葛海通;;基于BDD的时序电路等价性验证[A];第四届中国测试学术会议论文集[C];2006年
9 郭苗苗;邝继顺;;基于自反馈和LFSR的时序电路自测试研究[A];第十四届全国容错计算学术会议(CFTC'2011)论文集[C];2011年
相关博士学位论文 前4条
1 王仲;时序电路测试产生中一些关键技术的研究[D];中国科学院研究生院(计算技术研究所);1999年
2 许川佩;时序电路测试生成算法研究[D];西安电子科技大学;2006年
3 李智;基于蚂蚁算法的时序电路测试生成研究[D];电子科技大学;2003年
4 丁敏;可满足性问题算法研究以及在时序电路等价验证中的应用[D];复旦大学;2005年
相关硕士学位论文 前10条
1 李新伟;抗辐射PWM DPS时序电路的研究[D];天津大学;2014年
2 王瑞;部分实现时序电路的等价性验证[D];兰州大学;2008年
3 高秋红;时序电路的功能验证方法和技术研究[D];北京交通大学;2006年
4 胡红明;时序电路专用测试系统的设计与实现[D];西北工业大学;2005年
5 梅凤娜;三值钟控绝热时序电路研究[D];宁波大学;2012年
6 刘倩;基于并联取小时钟结构的ECL时序电路设计研究[D];浙江大学;2008年
7 姜维军;BiCMOS时序电路设计[D];杭州师范大学;2010年
8 郑雪松;基于绝热多米诺逻辑的多值时序电路研究[D];宁波大学;2014年
9 贾有方;面向全定制宏模块的时序建模技术研究与实现[D];国防科学技术大学;2010年
10 王丽娟;全定制宏模块自动时序建模技术的研究与实现[D];国防科学技术大学;2012年
,本文编号:1412127
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/1412127.html