基于双逻辑门级图形表示的功耗优化技术
发布时间:2018-02-15 14:08
本文关键词: 双逻辑 AND/XOR门 Reed-Muller逻辑 低功耗 出处:《计算机辅助设计与图形学学报》2017年03期 论文类型:期刊论文
【摘要】:针对现有基于传统布尔逻辑进行逻辑级功耗优化的局限性,提出逻辑函数基于传统布尔逻辑和Reed-Muller逻辑的双逻辑门级图形表示的功耗优化方法.首先在逻辑级采用简化有序二叉决策图实现逻辑函数的双逻辑表示;然后通过代数分解和布尔分解获得双逻辑门级表示,进而基于功耗成本估算进行门级功耗优化;最后实现变量级和门级的两层次的优化方法.与学术界著名的ABC和工业界最先进的工具Design Compile(DC)进行比较的实验结果表明,该方法均具有一定的优势.
[Abstract]:Aiming at the limitation of logic level power optimization based on traditional Boolean logic, This paper presents a power optimization method of logic function based on traditional Boolean logic and Reed-Muller logic. Firstly, a simplified ordered binary decision graph is used to realize the dual logic representation of logic function at logic level. Then the double logic gate level representation is obtained by algebraic decomposition and Boolean decomposition, and then the gate power consumption is optimized based on power cost estimation. Finally, the optimization method of variable level and gate level is realized. The experimental results show that this method has some advantages compared with the famous ABC and the most advanced industrial tool Design.
【作者单位】: 宁波大学电路与系统研究所;
【基金】:国家自然科学基金重点项目(61131001)
【分类号】:TN432
【相似文献】
相关期刊论文 前10条
1 张顺兴;CMOS集成逻辑门的线性应用[J];江苏通信技术;1996年S1期
2 马晓宇;浅谈基本逻辑门的综合分析与对照[J];内蒙古科技与经济;2005年20期
3 朱卫华;;分子逻辑门[J];山西大同大学学报(自然科学版);2008年01期
4 王天及,杨世宁,李耀棠,张世超,范少武,温焕荣,余永安;可编程液晶空间光调制器及其在实现光逻辑门中的应用[J];量子电子学;1991年01期
5 秋小强;杨海钢;周发标;谢元禄;;非线性延时模型及逻辑门优化设计[J];微电子学;2011年06期
6 吴婷;常琳;方碧云;刘敏;陈芳;;基于可识别不同价态铁离子的多控荧光开关及分子逻辑门的构建[J];分析科学学报;2013年01期
7 曾献君,喻明艳,,叶以正;基于结构的多级逻辑优化[J];计算机学报;1995年11期
8 朱平平;甘朝晖;蒋e
本文编号:1513445
本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/1513445.html