当前位置:主页 > 科技论文 > 计算机论文 >

一种面向实时系统的程序基本块指令预取技术

发布时间:2017-10-11 23:19

  本文关键词:一种面向实时系统的程序基本块指令预取技术


  更多相关文章: 实时系统 最坏情况执行时间 高速缓存性能 指令预取 基本块


【摘要】:面向通用计算机系统的指令预取技术无法满足实时系统的应用需求,其中一个重要原因是:无效预取引起的指令Cache内容污染使得实时任务WCET评估值不够精确,导致系统可调度性下降,严重影响系统效率.以简化实时任务WCET分析、降低任务WCET评估值为目标,提出一种基于程序基本块的指令预取方法.该方法以基本块为粒度执行指令预取,避免了传统指令预取技术引入的无效预取;通过简化最坏情况下的指令访问命中/缺失情况判定,简化任务WCET分析过程并优化WCET评估值.实时基准测试程序评估结果表明:与常规无预取方法相比,该预取方法可使实时任务WCET评估值降低约20%,平均执行情况下的指令Cache访问性能提升约10%.
【作者单位】: 高效能服务器和存储技术国家重点实验室(浪潮(北京)电子信息产业有限公司);
【关键词】实时系统 最坏情况执行时间 高速缓存性能 指令预取 基本块
【基金】:国家高技术研究发展计划(863)(2013AA011701)~~
【分类号】:TP316.2;TP333
【正文快照】: 在通用计算机系统中,指令Cache是提升系统性能的重要手段,但其在实时领域的应用面临诸多挑战.实时系统要求任务在确定的时间间隔内响应输入事件,而Cache访问会导致任务执行时间不确定,从而不利于任务的最坏情况执行时间(worst-case execution time,简称WCET)分析.因此,Cache在

【相似文献】

中国期刊全文数据库 前7条

1 陈志坚;孟建熠;严晓浪;沙子岩;;基于神经网络的重构指令预取机制及其可扩展架构[J];电子学报;2012年07期

2 沈立,戴葵,王志英;以基本块为单位的非顺序指令预取[J];计算机工程与科学;2003年04期

3 郭建军;戴葵;王志英;;同步数据触发体系结构中指令预取技术研究[J];计算机工程与科学;2009年08期

4 曾国荪;;XT/AT系统中8088/286/386微处理器指令预取失效的分析[J];微处理机;1991年04期

5 张骏;梅魁志;赵季中;;面向多核结构的自适应选择性指令主动推送技术[J];小型微型计算机系统;2013年03期

6 刘振山,胖美云;PLC指令预取部件(IPU)的设计与实现[J];北京航空航天大学学报;1992年03期

7 ;[J];;年期

中国硕士学位论文全文数据库 前2条

1 龚帅帅;嵌入式处理器指令预取关键技术设计研究[D];浙江大学;2010年

2 党桂斌;指令CACHE结构设计与系统级验证[D];国防科学技术大学;2006年



本文编号:1015339

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/1015339.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户26b07***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com