基于AXI4的卫星接收机DDR3多端口存储的设计
发布时间:2017-10-23 23:03
本文关键词:基于AXI4的卫星接收机DDR3多端口存储的设计
更多相关文章: 存储控制器 多端口 AXI DDR SDRAM FPGA 卫星图像接收处理
【摘要】:针对卫星图像实时接收与处理系统提出的实际应用需求,采用Xilinx Virtex 6系列FPGA为平台设计了一种基于AXI4总线结构的多端口DDR3 SDRAM存储控制器。允许多模块实时对单一DDR3存储器进行访问,满足现有系统中不同模块需同时缓存各阶段卫星图像的需求。实际功能验证和Chip Scope采样读写信号证明了系统的可行性与可靠性,计算得出最大传输带宽达6.0 Gbit/s、最高带宽利用率在70%~93%之间。应用AXI4总线结构,本多端口存储控制器在高速数据读写系统中具有很高的拓展应用价值。
【作者单位】: 华中科技大学光学与电子信息学院;第二炮兵指挥学院精确制导技术实验室;
【关键词】: 存储控制器 多端口 AXI DDR SDRAM FPGA 卫星图像接收处理
【基金】:第二炮兵预先研究基金项目(EP121007)
【分类号】:TP752;TP333
【正文快照】: 基于FPGA的卫星图像实时接收与处理系统中,需要采用多级流水线处理模块对卫星图像连续处理,流水线的每一级实现其中一项功能(例如:解扰、帧接收、包处理、解密、解压、辐射校正等[1]),并且多级流水线大都需要使用内存来缓存一次卫星图像。遥感卫星CCD图像巨大,片上存储难以满,
本文编号:1085785
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/1085785.html