一种基于AHB总线的DESIP核设计
发布时间:2018-01-07 10:03
本文关键词:一种基于AHB总线的DESIP核设计 出处:《微电子学与计算机》2014年10期 论文类型:期刊论文
【摘要】:设计了一款带有通用AHB总线从机接口的DES IP核,能在500MHz频率的总线下很好地工作,DES模式下加、解密转换速率可达到1.6Gb/s,3DES模式下加、解密转换速率可达到615Mb/s.用VCS软件仿真并用DC软件综合后结果均符合设计要求.
[Abstract]:This paper designs a DES IP core with USB slave interface . It can work well under the bus of 500MHz frequency . In DES mode , the decryption conversion rate can reach 1.6Gb / s , and the decryption conversion rate can reach 615Mb / s . After simulation with VCS software and integrated with DC software , the result meets the design requirements .
【作者单位】: 江南大学;中国电子科技集团公司第58研究所;
【基金】:江苏省“三三三”工程科研项目(BRA2011115)
【分类号】:TN918.4;TP336
【正文快照】: 1引言随着时代的信息化,数据传送的安全性问题愈加得到人们的重视,许多数据加密算法应运而生,其中,DES(Data Encryption Standard)算法和加强型3DES算法目前应用特别广泛.早在1975年,IBM公司就已成功研究并公开DES算法,随后被美国国家标准局和美国国家标准协会承认,发展至今已
【相似文献】
相关期刊论文 前2条
1 ;IC新品专讯[J];电子质量;2003年12期
2 许军宁,都思丹,高敦堂;网络处理器IXP425及其应用[J];微计算机应用;2004年01期
相关硕士学位论文 前1条
1 支锦扬;基于Leon2的MP3播放系统的设计及实现[D];电子科技大学;2006年
,本文编号:1392060
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/1392060.html