基于FPGA的AXI4总线时序设计与实现
发布时间:2018-01-10 10:39
本文关键词:基于FPGA的AXI4总线时序设计与实现 出处:《电子技术应用》2015年06期 论文类型:期刊论文
【摘要】:针对AXI4总线设备之间的高速数据传输需求,根据AXI4总线协议,设计实现了一种基于FPGA的AXI4总线读写时序控制方法。以FPGA为核心,采用VHDL语言,完成了满足AXI4总线协议的读猝发方式数据传输和写猝发方式数据传输时序控制模块的设计。利用FPGA内部嵌入式系统提供的高性能数据传输接口完成AXI4时序控制模块的功能验证。实际应用表明,依据提出的设计方法实现的读写时序控制模块能够满足AXI4总线协议规定的时序关系,实现数据的高速正确传输,总线数据传输速率能够达到1.09 GB/s。
[Abstract]:According to the demand of high-speed data transmission between AXI4 bus devices, according to the AXI4 protocol, the design and implementation of a read and write timing control method of FPGA based on AXI4 bus. With FPGA as the core, using VHDL language, completed the reading and burst meet AXI4 protocol data transmission method and write burst timing data transmission control module the design of high performance. The data transmission interface provided by FPGA within the embedded system to complete the AXI4 timing control module function verification. The practical application shows that the design method proposed for the read and write timing control module to meet the timing relationship between the AXI4 bus protocol, to achieve high-speed correct data transmission, bus data transmission rate can reach 1.09 GB/s.
【作者单位】: 北京空间机电研究所;
【分类号】:TP336
【正文快照】: 0引言高级微控制器总线结构(Advanced Microcontroller BusArchitecture,AMBA)是一种应用于片上系统的总线结构。AMBA总线协议是ARM公司制定的用于片上系统IP互联与管理的一种规范,由于它是一个开放标准的协议,所以自从出现之后,其应用领域就超出了微控制器设备,已经广泛应用
【共引文献】
相关博士学位论文 前3条
1 陈志冲;GSM手机基带芯片SOC设计[D];中国科学院研究生院(计算技术研究所);2003年
2 孟利民;Make One-基于软件化功能构件的通用信息设备模式[D];南京理工大学;2008年
3 李东生;基于高密度计算的多核芯片设计关键技术研究[D];合肥工业大学;2012年
,本文编号:1404975
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/1404975.html