当前位置:主页 > 科技论文 > 计算机论文 >

可重构视频阵列处理器簇内存储结构设计与实现

发布时间:2018-01-10 19:28

  本文关键词:可重构视频阵列处理器簇内存储结构设计与实现 出处:《微电子学与计算机》2017年09期  论文类型:期刊论文


  更多相关文章: 阵列处理器 存储结构 并行存储 视频编解码


【摘要】:提出了一种簇内高效并行访问存储结构.该结构采用"逻辑共享、物理分布"多个存储块并行存储的方法,实现了4×4视频阵列处理器的并行访问.实验结果表明,在无冲突情况下,该结构支持16个轻核处理元的同时读/写操作,最高频率200 MHz,访存峰值带宽6.25GB/s.最后对8×8二维离散余弦变换算法进行映射实现和性能比较发现,簇内存储结构能够为该算法提供312.2Msamples/s的数据访存带宽,相较于同类型阵列结构,执行周期数降低了31.67%,工作频率提高了一倍,访存带宽增加了192.60%.
[Abstract]:In this paper, an efficient parallel access storage structure in clusters is proposed, which adopts the method of "logical sharing, physical distribution" of multiple memory blocks in parallel storage. The parallel access of 4 脳 4 video array processor is realized. The experimental results show that the proposed architecture supports 16 light kernel processor simultaneous read / write operations with a maximum frequency of 200 MHz. The peak memory bandwidth is 6.25GB / s. Finally, the 8 脳 8 2-D discrete cosine transform algorithm is realized and the performance is compared. Intra-cluster memory structure can provide 312.2 Msamplesrs data access bandwidth, compared with the same type of array structure, the number of execution cycles is reduced by 31.67%. The working frequency has doubled, and the memory access bandwidth has increased by 192.60.
【作者单位】: 西安邮电大学电子工程学院;
【基金】:国家自然科学基金资助项目(61272120,61634004,61602377) 陕西省自然科学基金资助项目(2015JM6326) 陕西省科技统筹创新工程项目(2016KTZDGY02-04-02)
【分类号】:TP332
【正文快照】: 1引言随着视频阵列处理器内部计算核数目增多,集成的功能日益复杂,对主存的数据访问需求也逐渐增加,且处理速度与存取速度失配所引发的“存储墙”问题[1]也随着工艺的进步而日益严重,成为制约处理器性能提高的重要因素.Godson-T众核处理器[2]、嵌入式众核流处理器TILE64结构[3

【相似文献】

相关期刊论文 前8条

1 沈绪榜;裴茹霞;;嵌入式阵列处理器的发展[J];电子产品世界;2008年10期

2 杨乔林;;一个基于规则的阵列处理器开发环境[J];计算机研究与发展;1989年04期

3 沈绪榜;;阵列处理器系统芯片的发展[J];电子产品世界;2010年Z1期

4 苏睿;刘贵忠;张彤宇;;具有高效缓冲策略的运动估计阵列处理器结构[J];计算机学报;2006年10期

5 ;新品橱窗[J];多媒体世界;1999年04期

6 孙怀初;;浮点阵列处理器—DT7010[J];微计算机信息;1987年01期

7 晓道;MGAG400风采[J];电脑;1999年07期

8 植强;一种基于FPGA的FFT阵列处理器[J];电子对抗技术;2002年06期

相关硕士学位论文 前5条

1 李宝峰;面向循环阵列处理器的编译器设计与实现[D];国防科学技术大学;2003年

2 刘建国;数字多波束阵列处理器硬件设计与研制[D];西北工业大学;2002年

3 黄虎才;多态阵列处理器的并行计算研究[D];西安邮电大学;2014年

4 徐佳庆;粗粒度可重构阵列处理器性能优化技术研究[D];国防科学技术大学;2007年

5 左艳辉;粗粒度可重构阵列处理器编译工具研究[D];国防科学技术大学;2008年



本文编号:1406548

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/1406548.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户a3b32***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com