当前位置:主页 > 科技论文 > 计算机论文 >

阵列处理器中改进几乎空白子帧算法的并行化实现

发布时间:2018-01-13 20:35

  本文关键词:阵列处理器中改进几乎空白子帧算法的并行化实现 出处:《电讯技术》2017年04期  论文类型:期刊论文


  更多相关文章: 异构网 小区间干扰协调 可重构阵列处理器 几乎空白子帧 增强小区


【摘要】:两层异构网络中出现的小区间干扰协调是当前异构网络干扰问题研究的热点。针对软件实现增强小区调度几乎空白子帧(ABS)的干扰方案存在处理数据量大、速度慢的缺点,基于可重构阵列结构提出了一种动态ABS干扰协调的并行化硬件实现方案。该算法在增强小区内根据用户数动态分配ABS比例,以改善小区边缘用户的信道容量,通过流水线的方式使用多个轻核处理元(PE)实现并行计算以提高运算效率。测试结果表明,使用12个PE同时调度实现算法的映射,运行1 983个周期,其性能比单个PE提升77.03%,该算法的并行计算能力得到显著提升,宏基站用户的吞吐量可以达到4.76 Mbit/s。
[Abstract]:The inter-cell interference coordination in two-layer heterogeneous networks is a hot topic in the research of heterogeneous network interference at present. For the software implementation of enhancing cell scheduling almost blank subframes ABS). There is a large amount of data in the interference scheme. Because of the low speed, a parallel hardware implementation scheme of dynamic ABS interference coordination is proposed based on the reconfigurable array structure, which dynamically allocates the ABS proportion according to the number of users in the enhanced cell. In order to improve the channel capacity of cell edge users, parallel computation is implemented by using multiple light kernel processors (PEs) in the way of pipeline. Using 12 PE simultaneous scheduling to realize the mapping of the algorithm, running 1,983 cycles, its performance than a single PE improved 77.03, the parallel computing power of the algorithm has been significantly improved. Acer user throughput can reach 4.76 Mbit / s.
【作者单位】: 西安邮电大学计算机学院;西安邮电大学电子工程学院;西安邮电大学通信与信息工程学院;
【基金】:国家自然科学基金资助项目(61272120,61634004,61602377) 陕西省自然科学基金资助项目(2015JM6326) 陕西省科技统筹创新工程项目(2016KTZDGY02-04-02)
【分类号】:TP332
【正文快照】: ***1引言进入4G移动通信时代,人们对移动通信终端的数据传输和处理能力要求越来越高,这些都对无线通信的硬件实现提出了更高的要求。因此,可重构阵列结构可以根据应用的需求优化电路设计,降低能耗,逐渐成为无线通信研究热点。可重构阵列结构不仅体现了软件的通用性、硬件的高

【相似文献】

相关期刊论文 前8条

1 杨乔林;;一个基于规则的阵列处理器开发环境[J];计算机研究与发展;1989年04期

2 沈绪榜;;阵列处理器系统芯片的发展[J];电子产品世界;2010年Z1期

3 苏睿;刘贵忠;张彤宇;;具有高效缓冲策略的运动估计阵列处理器结构[J];计算机学报;2006年10期

4 ;新品橱窗[J];多媒体世界;1999年04期

5 孙怀初;;浮点阵列处理器—DT7010[J];微计算机信息;1987年01期

6 晓道;MGAG400风采[J];电脑;1999年07期

7 植强;一种基于FPGA的FFT阵列处理器[J];电子对抗技术;2002年06期

8 ;[J];;年期

相关硕士学位论文 前5条

1 李宝峰;面向循环阵列处理器的编译器设计与实现[D];国防科学技术大学;2003年

2 刘建国;数字多波束阵列处理器硬件设计与研制[D];西北工业大学;2002年

3 黄虎才;多态阵列处理器的并行计算研究[D];西安邮电大学;2014年

4 徐佳庆;粗粒度可重构阵列处理器性能优化技术研究[D];国防科学技术大学;2007年

5 左艳辉;粗粒度可重构阵列处理器编译工具研究[D];国防科学技术大学;2008年



本文编号:1420446

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/1420446.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户a33c9***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com