异步处理器的研究与设计
发布时间:2020-05-18 08:45
【摘要】: 集成电路进入深亚微米后,时钟的缺陷在同步设计中已变得越来越明显,而使异步设计重新成为研究热点。但异步电路复杂的时序描述、不成熟的设计方法和匮乏的设计工具限制了其大规模的应用。 本文以异步处理器为研究对象,通过分析异步电路的特性和现代处理器流水线的特点,提出并证明了异步映射的设计思路。它通过结构替换,将同步流水线的时钟替换成异步控制电路,从而可在同步设计的基础上实现异步设计。 在此思路上,提出了基于异步映射的异步流水线设计流程,以最大限度的兼容现有同步设计方法和工具,并达到降低异步处理器设计难度的目的。 在此流程上,对两个流水线结构尝试了异步映射工作以验证流程的可行性;并通过一个IW结构的超标量流水线的异步设计,说明了该设计流程下异步流水线在性能方面的一些优势。 此外,对异步流水线的版图设计做了简单讨论,并分析了其在现有同步设计流程和工具下所需的额外工作和可能存在的问题。
【图文】:
业论文 异元的 Muller 流水线结构险的理论[1],一个电路竞争的来源是由于电路中信变化上,,或者说是由于信号的变化被另一个信号所手信号(特别是请求信号)传输的竞争冒险,需要的传递不收阻隔。对此,Muller 提出了 C 单元的电路可知,输出 Y 翻转的条件是输入 A 和 B 均发生了B 上的变化均不会被另一输入的变化所屏蔽。因此,化到统一的输出上。
业论文 异元的 Muller 流水线结构险的理论[1],一个电路竞争的来源是由于电路中信变化上,或者说是由于信号的变化被另一个信号所手信号(特别是请求信号)传输的竞争冒险,需要的传递不收阻隔。对此,Muller 提出了 C 单元的电路可知,输出 Y 翻转的条件是输入 A 和 B 均发生了B 上的变化均不会被另一输入的变化所屏蔽。因此,化到统一的输出上。
【学位授予单位】:上海交通大学
【学位级别】:硕士
【学位授予年份】:2007
【分类号】:TP332
本文编号:2669467
【图文】:
业论文 异元的 Muller 流水线结构险的理论[1],一个电路竞争的来源是由于电路中信变化上,,或者说是由于信号的变化被另一个信号所手信号(特别是请求信号)传输的竞争冒险,需要的传递不收阻隔。对此,Muller 提出了 C 单元的电路可知,输出 Y 翻转的条件是输入 A 和 B 均发生了B 上的变化均不会被另一输入的变化所屏蔽。因此,化到统一的输出上。
业论文 异元的 Muller 流水线结构险的理论[1],一个电路竞争的来源是由于电路中信变化上,或者说是由于信号的变化被另一个信号所手信号(特别是请求信号)传输的竞争冒险,需要的传递不收阻隔。对此,Muller 提出了 C 单元的电路可知,输出 Y 翻转的条件是输入 A 和 B 均发生了B 上的变化均不会被另一输入的变化所屏蔽。因此,化到统一的输出上。
【学位授予单位】:上海交通大学
【学位级别】:硕士
【学位授予年份】:2007
【分类号】:TP332
【引证文献】
相关博士学位论文 前1条
1 王兵;基于异步映射的流水线替换策略研究[D];上海交通大学;2008年
本文编号:2669467
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/2669467.html