ASIP的流水线以及参量化设计
发布时间:2020-06-14 04:23
【摘要】:实验室科研项目中,专用指令集微处理器(ASIP)技术成功的应用于大规模数字信号处理领域,并达到了项目的各项指标。该专用指令集微处理器是单指令单周期的处理器,为了提高专用指令集微处理器的运行速度,满足更大规模数字信号处理的实时性要求,对其采用指令流水线结构设计。在专用指令集微处理器的流水线结构设计中,根据专用指令集的特点和FPGA的硬件特性,合理划分流水线段数,使用相关解决技术、如定向路径来解决流水线中的数据相关和控制相关等问题,减少指令流水线的停顿,进而提高指令流水线的效率。并利用相关EDA工具对其进行功能仿真和综合验证,在资源多消耗20%的前提下,速度提高了120%,证明了专用指令集微处理器的流水线结构设计达到了预期设计目的。 最后,对专用指令集处理器的参量化进行了研究,设计出一款参量化设计工具,该工具可以根据用户的输入选择,来生成满足用户需求的专用指令集微处理器,达到节省硬件资源和降低功耗的目的。 【学位授予单位】:西安电子科技大学
【学位级别】:硕士
【学位授予年份】:2011
【分类号】:TP332
【图文】:
要是由程序存储器(ROM)、程序控制器、通用寄存器堆、ALU器、双端口存储器以及地址产生器组成。控制器设计控制器是用来控制程序的顺序执行或者跳转,程序的控制指令包件跳转指令,子程序调用指令,,循环指令,以及空闲指令等。跳转指令根据程序状态字的标志位 az(累加器中的值是否为 0)、
其中循环次数和循环体长度分别环次数减 1,直到计数器的值减为零,结束程U 运算单元(算术运算单元、逻辑运算单元、完成指令的算术运算、逻辑运算、移位运算,硬件结构如图 2.2 所示。加法器来实现,来完成操作数的相加和相减计,它代替传统的串行结构加法器,大大提来完成数据的逻辑与、或、非、异或操作。来完成数据的逻辑左、右移位操作和算术左期较长,它的运行速度将是整个系统设计的集成的硬核乘法器,该乘法器具有很高的处
本文编号:2712270
【学位级别】:硕士
【学位授予年份】:2011
【分类号】:TP332
【图文】:
要是由程序存储器(ROM)、程序控制器、通用寄存器堆、ALU器、双端口存储器以及地址产生器组成。控制器设计控制器是用来控制程序的顺序执行或者跳转,程序的控制指令包件跳转指令,子程序调用指令,,循环指令,以及空闲指令等。跳转指令根据程序状态字的标志位 az(累加器中的值是否为 0)、
其中循环次数和循环体长度分别环次数减 1,直到计数器的值减为零,结束程U 运算单元(算术运算单元、逻辑运算单元、完成指令的算术运算、逻辑运算、移位运算,硬件结构如图 2.2 所示。加法器来实现,来完成操作数的相加和相减计,它代替传统的串行结构加法器,大大提来完成数据的逻辑与、或、非、异或操作。来完成数据的逻辑左、右移位操作和算术左期较长,它的运行速度将是整个系统设计的集成的硬核乘法器,该乘法器具有很高的处
【参考文献】
相关硕士学位论文 前4条
1 吴俊;基于RISC结构的ASIP设计[D];浙江大学;2002年
2 杨桂君;面向综合的ASIP设计[D];浙江大学;2002年
3 王京;八位RISC微控制器IP核设计[D];西北工业大学;2006年
4 赵文元;基于ASIP阵列结构的图像降噪电路设计与实现[D];西安电子科技大学;2009年
本文编号:2712270
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/2712270.html