当前位置:主页 > 科技论文 > 计算机论文 >

支持多媒体计算的可重构Cache研究与设计

发布时间:2020-11-03 23:51
   多媒体计算是目前计算机研究领域的一个热点,其广泛应用于各种嵌入式手持设备。多媒体计算数据处理量大,并且数据类型多样,性能与其在存储系统中的表现有密切关系。嵌入式手持设备由于受到尺寸和重量的限制,供电能力有限。因此,对多媒体计算下存储系统性能和能耗的研究是十分必要的。Cache作为存储系统的重要一环,极大的缩短了处理器与主存之间的速度差距,并且占据了较大的芯片面积,是能耗产生的主要来源之一。为了实现高性能低功耗的存储结构,本文针对多媒体应用程序的特点,提出了三种有效的可重构Cache解决方案。 TBLRC是一种基于时间片的行可重构Cache方案。多媒体计算一般采用数据分块策略,分割后的数据块具有良好的空间局部性。针对这一特点,该方案提出了一种邻近行历史访问统计策略,可对时间片内程序空间局部性的变化情况进行整体估计,通过动态改变置换行大小以适应分割后数据块尺寸,从而充分利用数据的空间局部性,提高Cache的预取效率。 TBWRC是一种基于时间片的路可重构Cache方案。当相联度增加时,冲突失效的减少使多媒体计算的Cache失效率明显下降,但控制逻辑电路的增加使得Cache命中能耗也随之上升。TBWRC通过动态改变Cache相联度,以较小的性能损失,减少较大的系统能耗。该方案提出了一种自适应阈值策略,并且通过对最少访问路和新增路的命中次数进行统计,为路重构操作提供了较为准确的判断依据,其重构准确度优于对比模型中的搜索启发算法。 TBLAWRC是一种基于时间片的行和路可重构Cache方案。它结合了TBLRC和TBWRC两种方案的特点,通过修改Cache地址映像规则和引入重构协调机制,使行重构和路重构策略能够在同一Cache中协同工作。实验结果表明,与前两种方案相比,TBLAWRC对性能和能耗均有进一步的优化。
【学位单位】:湖南大学
【学位级别】:硕士
【学位年份】:2008
【中图分类】:TP332
【部分图文】:

软件架构


26图 3.8 SimpleScalar 软件架构图yzer 模拟器 虽然能实现多级流水,模拟指令访存的情况,是它没有功耗计算模块,Sim-panalyzer 模拟r[44]是由 Michigan 大学和 Colorado 大学的研析工具。它提供了详细的 Cache 结构、功耗,是目前研究 Cache 性能和功耗的主要模器创建的体系结构,支持 ARM 指令集,采用上,通过较少的接口函数,加入了存储结构

组成图,工具集,软件架构,组成图


SimpleScalar工具集组成
【相似文献】

相关硕士学位论文 前5条

1 舒晰;支持多媒体计算的可重构Cache研究与设计[D];湖南大学;2008年

2 冯颖;可重构Cache体系结构和算法研究[D];西安电子科技大学;2008年

3 王宇明;可重构Cache与处理器的自适应低能耗算法的研究[D];湖南大学;2007年

4 彭方;路预测与可重构Cache的自适应低能耗算法研究[D];湖南大学;2008年

5 李黎;嵌入式系统中低功耗可重构Cache的分析与研究[D];上海交通大学;2006年



本文编号:2869280

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/2869280.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户8451d***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com