基于高性能通用处理器的软基站及其资源调度研究
发布时间:2021-01-03 05:29
基于高性能通用处理器的软基站,能够充分发挥通用处理器的灵活性和扩展性,实现对多个无线通信协议的兼容,被认为是第五代(5G)移动通信的关键技术之一。针对基于通用处理器的软基站所带来的挑战,本文以交叉学科的思想,结合计算机科学与无线通信技术,对软基站的实时性(算法优化)、稳定性(时钟定时)、有效性(资源调度)三个方面展开了研究,并基于上述研究成果设计了3GPP LTE软基站原型样机,对其性能进行了测试与分析。主要工作如下所述:1.针对软基站基带算法执行效率低的问题,分析了典型基带处理模块(如循环冗余校验、离散傅立叶变换)的数据流特点,结合通用处理器的数据结构存储方式,实现了基带数字信号流的去耦处理,并提出了面向LTE/LTE-A的基带算法并行优化架构。同时,将算法优化建模为多目标优化问题,在保证处理性能的条件下,降低算法占用的空间复杂度,减少对通用处理器高速缓存容量的限制。理论分析与系统验证结果表明,所提优化方法能够实现10~630倍不等的增益。2.针对正交频分多址(Orthogonal Frequency Division Multiplexing, OFDM)系统中,基于训练序列的时钟...
【文章来源】:北京邮电大学北京市 211工程院校 教育部直属院校
【文章页数】:112 页
【学位级别】:博士
【部分图文】:
CRC24A的编码流程图
图2-7 CRC24A编码速率优化前后对比.1.2单载波频分复用优化OFDM技术被广泛的应用在高速无线通信系统中[22-24],而OFDM技术的变之一 单载波频分复用技术(Single-carrier Frequency-Division Multiplecess,SC-FDMA)一般用来降低系统的峰均功率比(Peak-to-Average Powetio, PAPR)。本质上它是在OFDM之前增加了 IFFT的预编码。在实际系统,SC-FDMA是通过离散傅立叶变换(Discrete Fourier Transform,DFT)算法实现的。而其DFT点数一般不是2的指数次幂,故无法用基2蝶形运算的快傅里叶变换(Fast Fourier Transform, FFT)算法来进行实现。假设预编码的运算过程:1 N-1 _ -2mkz(k) = -^J^d(i)e k 二 Q,…,N-\ (2-9yN /=0
北京邮电大学博士学位论文吞吐量RC24A 性能评估C24A通用处理器实现描述24A的生成多项式为:£)24+£)23+£)I8+D17+D14+D1 1+⑶ 0+乃 7+2/+£)5+乃 4+£)3+D+1 ]将输入8bit变量,与寄存器变量的尾8bit进行异或将异或结果,作为结果,进行Hash查表,得到对应24bit的抽头值将上一时刻寄存器变量的结果,右移8bit,并与24bit抽头值,对位或,得到校验结果。C24A吞吐量
【参考文献】:
期刊论文
[1]基于DSP+FPGA的图形显示控制系统[J]. 范俊锋,邓轲,简秦勤. 电子科技. 2013(03)
[2]Resource pooling for frameless network architecture with adaptive resource allocation[J]. XU XiaoDong,WANG Da,TAO XiaoFeng,SVENSSON Tommy. Science China(Information Sciences). 2013(02)
[3]中国信息化发展进程及其时空格局分析[J]. 宋周莺,刘卫东. 地理科学. 2013(03)
本文编号:2954408
【文章来源】:北京邮电大学北京市 211工程院校 教育部直属院校
【文章页数】:112 页
【学位级别】:博士
【部分图文】:
CRC24A的编码流程图
图2-7 CRC24A编码速率优化前后对比.1.2单载波频分复用优化OFDM技术被广泛的应用在高速无线通信系统中[22-24],而OFDM技术的变之一 单载波频分复用技术(Single-carrier Frequency-Division Multiplecess,SC-FDMA)一般用来降低系统的峰均功率比(Peak-to-Average Powetio, PAPR)。本质上它是在OFDM之前增加了 IFFT的预编码。在实际系统,SC-FDMA是通过离散傅立叶变换(Discrete Fourier Transform,DFT)算法实现的。而其DFT点数一般不是2的指数次幂,故无法用基2蝶形运算的快傅里叶变换(Fast Fourier Transform, FFT)算法来进行实现。假设预编码的运算过程:1 N-1 _ -2mkz(k) = -^J^d(i)e k 二 Q,…,N-\ (2-9yN /=0
北京邮电大学博士学位论文吞吐量RC24A 性能评估C24A通用处理器实现描述24A的生成多项式为:£)24+£)23+£)I8+D17+D14+D1 1+⑶ 0+乃 7+2/+£)5+乃 4+£)3+D+1 ]将输入8bit变量,与寄存器变量的尾8bit进行异或将异或结果,作为结果,进行Hash查表,得到对应24bit的抽头值将上一时刻寄存器变量的结果,右移8bit,并与24bit抽头值,对位或,得到校验结果。C24A吞吐量
【参考文献】:
期刊论文
[1]基于DSP+FPGA的图形显示控制系统[J]. 范俊锋,邓轲,简秦勤. 电子科技. 2013(03)
[2]Resource pooling for frameless network architecture with adaptive resource allocation[J]. XU XiaoDong,WANG Da,TAO XiaoFeng,SVENSSON Tommy. Science China(Information Sciences). 2013(02)
[3]中国信息化发展进程及其时空格局分析[J]. 宋周莺,刘卫东. 地理科学. 2013(03)
本文编号:2954408
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/2954408.html