当前位置:主页 > 科技论文 > 计算机论文 >

面向并行程序的高访存效率DMA部件设计

发布时间:2021-03-17 15:58
  近年来,随着集成电路的发展,工艺尺寸从原先的350nm到180nm,再到28nm,目前能达到最低的7nm。工艺和技术的发展使得芯片的集成度越来越高,每年处理器的速度基本提速百分之六十,而片外存储体的带宽每年仅提高了百分之十。存储体的速度严重地与处理器的速度不相匹配,极大地制约了处理器计算的速度,存储体成为了处理器的速度的瓶颈。而且,随着工艺尺寸的降低,摩尔定律逐渐程失效的趋势,未来将可能出现不能依靠降低工艺尺寸的方式来提高处理器速度的情况。这个时候,芯片的架构和数据的搬移带宽就成为了重中之重,片外存储体和片内存储体数据传输带宽的增加将极大地提高处理器的计算速度。现代存储体常用的策略包括Data Cache、DMA(Direct Memory Access)等,其中Data Cache主要用于片内存储体间的数据交换,而DMA常用于片外存储和片内存储间的数据交换。本文主要研究DMA的传输方式,由于在不同的传输模式下,传输的数据带宽是不同的,因此,设计和选择合适的传输模式,能极大地减少传输延时、增加传输带宽,提高存储体的性能。本文将基于高性能多核GPDSP(General Purpose D... 

【文章来源】:西安电子科技大学陕西省 211工程院校 教育部直属院校

【文章页数】:103 页

【学位级别】:硕士

【部分图文】:

面向并行程序的高访存效率DMA部件设计


double-buffers机制图

面向并行程序的高访存效率DMA部件设计


未重排DDR访问

面向并行程序的高访存效率DMA部件设计


多核GPDSP总体结构图


本文编号:3087366

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3087366.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户ca652***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com