高性能通用DSP寄存器扩展设计实现方法
发布时间:2024-03-09 20:43
本文提出一种高性能通用DSP扩展寄存器的设计及实现方法,该方法是我国自主研发的高性能通用DSP中实现寄存器堆扩展的一种新方法,其优点是在不影响现有指令集及指令机器码位宽的前提下,实现对处理器内部寄存器堆的成比例扩展。通过在我国自主研制DSP上的实际应用,证明了该扩展方法的有效性和实用性。
【文章页数】:6 页
【部分图文】:
本文编号:3923921
【文章页数】:6 页
【部分图文】:
图5DSP汇编指令形式2
图4DSP汇编指令形式12、软件编译特殊机器码生成
图1分页特殊机器码生成及识别过程
分页式机器码信息携带及识别过程如图1所示。可见,分页特殊机器码由本指令行所有指令的分页信息抽取后综合而成,由软件编译器在编译过程中生成,生成的具体形式如2.2小节所述。
图2分页式寄存器设计实现硬件结构图
分页式机器码识别模块识别每个时钟周期接收的若干bit指令行中的分页式机器码,并由此输出分页式标志信息交由分页式标志信息分配模块进行指令匹配,匹配后的分页式信息分配至运算部件及数据传输通道。译码器模块给出运算部件及数据传输通道的数据和运算控制信息,同时将分页式选择信息进行译码并输出....
图3分页式寄存器的控制信息集成模块结构图
步骤四、译码器模块3输出的信号通过分页式寄存器的控制信息集成模块5进行处理。其中控制信息集成模块5及与译码器模块3的连接关系如图2所示。在硬件中,每个指令周期可以包括多个源寄存器和目的寄存器,这里将对应于不同运算部件或者数据传输通道的源和目的寄存器进行了编号。按照目的寄存器索引及....
本文编号:3923921
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3923921.html