当前位置:主页 > 科技论文 > 计算机论文 >

AXIe信号发生器接口设计

发布时间:2025-03-15 02:13
   AXIe总线属于新型高速仪器总线。为解决AXIe测试系统中信号发生器模块与上位机之间的数据传输问题,提出了一种符合AXIe-1.0规范的AXIe信号发生器接口方案。根据AXIe-1.0规范,选取了LAN接口作为仪器的通讯接口,并以FPGA作为设计平台,完成了AXIe信号发生器接口的设计,采用DDS技术实现了信号发生器模块。而后再通过LAN接口向信号发生器模块传输波形命令及波形数据,完成了功能验证,为AXIe模块化仪器的开发提供借鉴。

【文章页数】:6 页

【部分图文】:

图1 AXIe体系结构

图1 AXIe体系结构

AXIe体系结构是基于AdvancedTCA架构,应用于模块化仪器的开放式标准,它融合了开放式仪器平台的最佳功能,可以与AdvancedTCA标准兼容,主要由3个区域构成:区域1、区域2和区域3。区域1信号包含电源和硬件平台管理信号;区域2信号包含数据传输信号:LAN信号和P....


图2 AXIe机箱简化框图

图2 AXIe机箱简化框图

与其他模块化仪器平台规范一样,AXIe-1.0规范定义了AXIe机箱与仪器模块之间的机械、电气和逻辑接口[7]。AXIe机箱主要由系统模块插槽、仪器模块插槽、机箱管理器、机箱背板、散热风扇以及机箱电源等构成。系统模块和仪器模块插入机箱前部的模块插槽中,接合到机箱背板的连接器,机箱....


图3 AXIe信号发生器接口原理框图

图3 AXIe信号发生器接口原理框图

此外,IPMC逻辑模块通过智能平台管理总线(IPMB)与机箱进行数据交互,使机箱获得板卡的相关信息,并进行相应处理,使板卡在机箱中能够正常运行。AXIe信号发生器接口原理框图如图3所示。1.3百兆以太网接口通讯模块设计


图4 百兆以太网接口通讯模块原理框图

图4 百兆以太网接口通讯模块原理框图

本文基于UDP/IP协议,设计了百兆以太网接口通讯模块,实现对以太网数据帧的收发、调试和解调等功能。利用RTL8201芯片与UDP/IP逻辑模块分别实现以太网数据传输的PHY层与MAC层功能,并通过MII接口实现MAC层和PHY层的相连。此外,由于波形数据最后要存储在SDRAM中....



本文编号:4034992

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/4034992.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户05d99***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com