当前位置:主页 > 科技论文 > 计算机论文 >

多级门控时钟网络设计优化

发布时间:2017-09-25 17:08

  本文关键词:多级门控时钟网络设计优化


  更多相关文章: 时钟树 时钟偏差 门控时钟 混合时钟树


【摘要】:随着集成电路制造工艺的不断缩小,工艺和环境的变化对器件和互连线延时的影响变得越来越明显。在纳米工艺下,工艺和环境的变化通常以片上误差(OCV)的形式出现在多模式多端角(MMMC)的时序签核中。在较大规模的高性能微处理器设计中,由于时钟网络的传播延时较大,片上误差将导致较大的时钟不确定性,成为制约芯片时序收敛的重要因素之一。增加时钟网络上公共路径所占的比重是降低片上误差影响的有效方法之一。为降低芯片功耗,当前主流的高性能芯片设计往往会采用门控时钟技术,在时钟路径上添加大量门控时钟单元来关闭不需要开启的寄存器。门控时钟的插入增加了时钟结构的分支,导致时钟公共路径所占的比重锐减,使得片上误差对时序收敛的影响越来越严重。根据40纳米工艺下YHFT-XX高性能微处理器芯片的设计需求,本文针对时钟网络的设计优化开展了以下几个方面的研究:一、分析了纳米工艺下的片上误差(OCV)、PVT组合及门控时钟等因素对时钟网络性能的影响。为了时序签核的可靠性,引入片上误差因素的多模式多端角时序分析方法增大了时钟网络的不确定性,而多级门控时钟逻辑的插入,增加了时钟网络设计的复杂度,减少了时钟公共路径所占比重,导致时序收敛的难度进一步增大。二、为了减少多级门控时钟设计的时钟偏差,增加时钟公共路径所占比重,本文提出三个算法依次对时钟结构进行优化:首先采用门控时钟使能逻辑的重组算法,将多级门控时钟合并为一级;其次搜索合并新增的冗余逻辑门组;然后对扇出较大的门控时钟进行复制。优化之后的时钟结构只剩下一级门控时钟,且每个门控时钟控制的时钟叶节点更加均衡,非常有利于增加公共路径所占比重。三、分析对比了常用的时钟拓扑结构,设计实现了一种基于mesh结构和平衡树的混合时钟树结构。这种结构结合了mesh和平衡树两种拓扑结构的优点,能最大程度增加时钟公共路径所占的比重,从而减小时钟网络的偏差,有利于芯片设计的时序收敛。本文将时钟结构优化应用到YHFT-XX内核的物理设计过程中,然后使用工具自动进行时钟树综合,与原时钟结构相比,同一条路径的时钟偏差减小了21.7%,时序违反减少了19.7%。然后对优化后的时钟结构进行混合时钟树综合,与工具自动进行时钟树综合相比,同一条路径时钟偏差进一步减小39.3%,时序违反进一步减小12.6%。时钟结构优化和混合时钟树的应用减少了多级门控时钟设计的时钟偏差,时序得到优化。
【关键词】:时钟树 时钟偏差 门控时钟 混合时钟树
【学位授予单位】:国防科学技术大学
【学位级别】:硕士
【学位授予年份】:2015
【分类号】:TP332;TN402
【目录】:
  • 摘要9-10
  • ABSTRACT10-12
  • 第一章 绪论12-16
  • 1.1 课题研究背景12-13
  • 1.2 课题相关研究13
  • 1.3 本文主要工作13-16
  • 第二章 纳米工艺下时钟树分析16-30
  • 2.1 静态时序分析及时钟偏差16-18
  • 2.1.1 静态时序分析16-17
  • 2.1.2 时钟偏差17-18
  • 2.2 片上误差和共同路径悲观去除对时钟树的影响18-20
  • 2.2.1 片上误差18-19
  • 2.2.2 共同路径悲观去除19-20
  • 2.3 多模式多端角对时钟树的影响20-23
  • 2.3.1 多模式多端角20-22
  • 2.3.2 多端角下时钟偏差的变化22-23
  • 2.4 门控时钟对时钟树的影响23-28
  • 2.4.1 门控时钟技术23-25
  • 2.4.2 门控时钟对时钟树综合的影响25-28
  • 2.5 本章总结28-30
  • 第三章 多级门控时钟结构优化30-45
  • 3.1 门控时钟降级30-35
  • 3.1.1 门控时钟降级方法30-31
  • 3.1.2 逻辑门组的选择31-34
  • 3.1.3 门控时钟降级流程34-35
  • 3.2 逻辑门组合并35-39
  • 3.2.1 逻辑门组合并方法35-37
  • 3.2.2 合并逻辑门组流程37-39
  • 3.3 门控时钟复制39-42
  • 3.3.1 门控时钟复制方法39-41
  • 3.3.2 门控时钟复制流程41-42
  • 3.4 门控时钟结构优化对设计产生的影响42-44
  • 3.5 本章总结44-45
  • 第四章 时钟树的选择与实现45-57
  • 4.1 时钟树结构45-49
  • 4.1.1 时钟树结构45-48
  • 4.1.2 各种时钟树的对比48-49
  • 4.2 混合时钟树的实现49-56
  • 4.2.1 混合时钟树49-50
  • 4.2.2 IC Compiler实现混合时钟树流程50-56
  • 4.3 本章总结56-57
  • 第五章 实验与分析57-64
  • 5.1 设计的基本概况57-58
  • 5.2 YHFT-XX时钟结构优化58-60
  • 5.3 时钟结构优化后自动时钟树综合60-61
  • 5.4 时钟结构优化后混合时钟树综合61-63
  • 5.5 本章总结63-64
  • 第六章 总结和展望64-66
  • 6.1 总结64
  • 6.2 展望64-66
  • 致谢66-67
  • 参考文献67-70
  • 作者在学期间取得的学术成果70

【参考文献】

中国期刊全文数据库 前1条

1 张永新,陆生礼,茆邦琴;门控时钟的低功耗设计技术[J];微电子学与计算机;2004年01期

中国硕士学位论文全文数据库 前4条

1 刘元龙;基于路径的OCV分析方法研究与实现[D];国防科学技术大学;2013年

2 杨正强;网格型时钟自动综合的研究与实现[D];国防科学技术大学;2013年

3 张国强;多级有用时钟偏差技术的研究与实现[D];国防科学技术大学;2012年

4 西西志华;时钟树有用偏差优化的高效实现[D];国防科学技术大学;2012年



本文编号:918517

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/918517.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户5b1b9***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com