大功率器件用氮化钨各向异性刻蚀工艺设计与实现

发布时间:2017-12-11 22:33

  本文关键词:大功率器件用氮化钨各向异性刻蚀工艺设计与实现


  更多相关文章: 氮化钨 各向异性 刻蚀工艺 干法刻蚀


【摘要】:氮化钨是一种很重要的宽带隙半导体材料。与其他半导体材料相比,氮化钨的化学性质不活泼,并且具有很强的化学键,但是高键能也使得在刻蚀氮化钨时需要比其他半导体材料更高的激活能。同时氮化钨还是一种具有优良机械和热稳定性能的陶瓷材料,能够很好的应用到半导体的制作当中。由此本文主要探讨半导体材料当中大功率器件氮化钨各向异性刻蚀工艺。本文主要研究和分析大功率器件氮化钨各向异性刻蚀工艺的设计和实现。论文首先对研究背景及意义、国内外与本课题相关的半导体材料、刻蚀技术、氮化物半导体材料等研究资料进行综述,并详细阐述干法刻蚀和湿法刻蚀的基本原理及分类,为本文的研究奠定一定的理论基础。结合氮化钨各向异性的特性,选择干法刻蚀作为主要的研究方法,具体设计了刻蚀工艺。本课题基于应用材料公司的Centura型反应离子刻蚀机对氮化钨薄膜进行图形化开发,采用CHF3/CF4作为刻蚀气体,评估了射频功率、工艺腔压力、气体流量等工艺参数对刻蚀性能的影响,优化后的工艺菜单对下层衬底的Si及Si02的损失量具有较好的控制。电学测试结果显示,在0-5V区间,保持了良好的线性,电阻值曲线也没有明显的波动。整片硅片在5V电压时,各个die的电阻值集中在243kΩ左右,并且保持良好的均匀性。当前层的Si侧壁形貌较直时,侧壁底部的W2N在刻蚀后会留下残留,引起局部短路,在电学测试中,PCM结构的测试显示异常;当前层Si在淀积W2N之前利用Pre-clean处理后,侧壁角度较小,侧壁上的W2N在采用相同的刻蚀菜单时也能够去除干净。基于这个机理,对前层Si进行了优化,减小Si图形侧壁倾角。最终确认了刻蚀工艺能够满足W2N刻蚀的需求,保证W2N去除干净的情况下,对下层的损失量在可控范围内,并且,在片内均匀性优良。本文所设计刻蚀工艺技术应用到LDMOS器件实际生产中。达到了 LDMOS芯片工艺制程要求:对下层衬底Si02的过刻蚀损失量小于500埃,且氮化钨刻蚀的侧向线宽损失小于0.2μm,刻蚀的均匀性小于5%。使用该刻蚀技术研制的LDMOS器件在(485~606)MHz批频率范围、脉宽20ms、占空比35.7%的工作条件下,输出功率大于350W,增益大于17dB,效率大于52%。
【学位授予单位】:东南大学
【学位级别】:硕士
【学位授予年份】:2017
【分类号】:TN305.7

【相似文献】

中国期刊全文数据库 前5条

1 陈恩霖;;捔膜的等离子各向up性刻嘦[J];现代雷达;1982年01期

2 ;我国科学家率先实现基于石墨烯的各向异性刻蚀技术[J];传感器世界;2010年09期

3 王艳华,孙道恒;硅尖的制备[J];微纳电子技术;2003年Z1期

4 张光照,刘焱;微机械加工技术-硅的各向异性刻蚀[J];传感器技术;1997年01期

5 庸安明;王佃利;蒋幼泉;;SF_6和CHF_3混合气体各向异性刻蚀WN研究[J];固体电子学研究与进展;2014年02期

中国硕士学位论文全文数据库 前1条

1 庸安明;大功率器件用氮化钨各向异性刻蚀工艺设计与实现[D];东南大学;2017年



本文编号:1280199

资料下载
论文发表

本文链接:https://www.wllwen.com/shoufeilunwen/xixikjs/1280199.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户fd607***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com