基于FPGA和CPU综合控制星上时间管理系统设计
发布时间:2023-02-20 21:23
时间管理系统作为卫星中的重要组成部分,完成整星的时间管理功能。当前常见的设计方式是单一使用CPU利用软件进行管理实现,该方法具有节省硬件开销的优点,但也有因需占用CPU资源,易造成CPU资源紧张的缺点,同时由于其他任务的存在,易造成时间管理系统的响应时间受到CPU其他任务的影响而导致精度不高的缺点。基于上述分析,提出了一种基于现场可编程门阵列(FPGA)和CPU综合控制的主动与被动相结合管理方法。以FPGA作为时间管理机制实现的具体载体,CPU对时间管理系统采用的机制进行管理;充分利用了FPGA的设计效率和CPU的控制灵活性,具有很高的可靠性,集成度,灵活性和适应性。目前该方法已应用于多个航天任务,实践证明,系统性能良好,在轨工作状态稳定,具有较高的可靠性。
【文章页数】:6 页
【文章目录】:
0 引 言
1 卫星时间管理系统总体设计
2 卫星时间管理系统硬件实现原理
2.1 CPU相关电路选型设计
2.2 FPGA相关电路选型设计
2.3 高稳时钟选型设计
2.4 校时秒脉冲电路设计
3 软件设计
4 仿真及试验验证
5 结 论
本文编号:3747339
【文章页数】:6 页
【文章目录】:
0 引 言
1 卫星时间管理系统总体设计
2 卫星时间管理系统硬件实现原理
2.1 CPU相关电路选型设计
2.2 FPGA相关电路选型设计
2.3 高稳时钟选型设计
2.4 校时秒脉冲电路设计
3 软件设计
4 仿真及试验验证
5 结 论
本文编号:3747339
本文链接:https://www.wllwen.com/kejilunwen/hangkongsky/3747339.html