当前位置:主页 > 科技论文 > 计算机论文 >

CPU卡虚拟原型验证平台设计

发布时间:2018-03-25 11:31

  本文选题:片上总线 切入点:CPU卡 出处:《计算机应用与软件》2014年05期


【摘要】:针对CPU卡设计规模小以及设计时间和成本有限等特点,选择合适的片上总线互联结构,设计一套虚拟原型验证平台。介绍虚拟原型验证平台的原理,着重分析采用AHB-lite片上总线结构能够极大地减小CPU卡设计的复杂度。运用搭建的CPU卡虚拟原型验证平台,对CPU卡的架构和自主设计的IP模块进行测试,并在实际的物理原型验证平台上对整个架构进行测试。测试结果表明设计的虚拟原型验证平台可以切实地减少设计的时间和成本。
[Abstract]:In view of the characteristics of small design scale and limited design time and cost of CPU card, a set of virtual prototype verification platform is designed by selecting appropriate on-chip bus interconnection structure, and the principle of virtual prototype verification platform is introduced. The complexity of CPU card design can be greatly reduced by using AHB-lite on-chip bus structure. Using the virtual prototype verification platform of CPU card, the architecture of CPU card and the independent design IP module are tested. The test results show that the virtual prototype verification platform can effectively reduce the design time and cost.
【作者单位】: 南通大学江苏省专用集成电路设计重点实验室;中国科学院半导体研究所;
【基金】:交通运输部科技项目(2011-364-813060)
【分类号】:TP332

【参考文献】

相关期刊论文 前1条

1 马秦生;曹阳;杨s,

本文编号:1662934


资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/1662934.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户f6af1***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com