当前位置:主页 > 科技论文 > 计算机论文 >

基于FPGA与DDR2-SDRAM的高速数据缓冲器的设计与实现

发布时间:2019-04-25 15:52
【摘要】:随着信息技术的快速发展,人们面临的实时性信号处理要求越来越高,对高速数据的缓存和处理要求也越来越高。FPGA由于其设计灵活、可重构性好等优点,结合DDR2-SDRAM作为新一代存储器,价格低廉,速度快并且容量大的优点,因此被广泛用于高速数据采集系统的研究和开发。 本文重点研究了基于FPGA与DDR2-SDRAM的高速实时数据缓存系统的设计与实现技术。其中核心内容是DDR2-SDRAM控制器接口的实现。文中采用自顶向下的设计方法和模块化的思想,并利用Verilog HDL语言完成了DDR2-SDRAM控制器接口的每个模块,并利用modelsimv6.6对每个模块进行了仿真验证。仿真结果表明,本文设计的DDR2-SDRAM控制器在工作时钟频率为195Mhz时,不仅正确读写数据而且传输速度达到24.96Gb/s,完全满足设计的功能需求和设计的实时性要求,除此之外,仿真波形延时量也很小。另外,由于传输速度快,本文提出的技术方案的最大优点就是可以应用于各种需要快速而准确的实时传输图像信息的场合。
[Abstract]:......
【学位授予单位】:南京邮电大学
【学位级别】:硕士
【学位授予年份】:2012
【分类号】:TP333;TN791

【参考文献】

相关期刊论文 前9条

1 马海潮;超高速数据采集技术发展现状[J];测试技术学报;2003年04期

2 何沃林;;高速数据采集系统的关键技术[J];硅谷;2011年13期

3 刘冠男;欧明双;宋何娟;;DDR2 SDRAM控制器的设计及FPGA验证[J];中国集成电路;2010年04期

4 王令培;茅玉龙;杨天慧;王志凌;;基于FPGA的DDR2 SDRAM接口信号完整性设计与验证[J];雷达与对抗;2009年02期

5 徐欣;周舟;李楠;孙兆林;;基于DDR2 SDRAM的高速大容量异步FIFO的设计与实现[J];中国测试;2009年06期

6 庾志衡;叶俊明;邓迪文;;基于FPGA与DDR2 SDRAM的大容量异步FIFO缓存设计[J];微型机与应用;2011年04期

7 赵天云,王洪迅,郭雷,毕笃彦;DDR2 SDRAM控制器的设计与实现[J];微电子学与计算机;2005年03期

8 刘兴旺,沈绪榜;一种片上系统(SOC)时钟同步设计方法[J];微电子学与计算机;2005年09期

9 张龙;李鹏飞;贺小伟;;基于TMS320F2812高速数据采集系统的设计与实现[J];西安工程科技学院学报;2007年02期

相关硕士学位论文 前4条

1 李福乐;高速数据采集和目标识别理论及技术研究[D];西安电子科技大学;1999年

2 程松林;基于PCI总线的高速数据采集卡设计[D];武汉理工大学;2006年

3 陈龙;基于DDR2的DSO大容量存储研究[D];电子科技大学;2009年

4 程旭;基于FPGA和USB2.0的数据采集系统的设计[D];西安科技大学;2010年



本文编号:2465262

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/2465262.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户e9c31***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com