当前位置:主页 > 科技论文 > 计算机论文 >

嵌入式存储器的测试方法研究与实现

发布时间:2020-12-17 19:31
  随着集成电路集成度和复杂度的提高,嵌入式存储器在片上系统芯片(SoC)上占有越来越多的比重。由于嵌入式存储器中晶体管密集,存在高布线密度、高复杂度和高工作频率等因素,很容易发生物理缺陷。而且存储器嵌入在芯片中,并非所有的引脚都被连到芯片引脚上,故传统的测试方案不能有效支持测试。因此,研究高效率的测试算法,建立有效地嵌入式存储器测试方法,对提高芯片成品率,降低芯片生产成本具有十分重要的意义,而内建自测试(BIST)则成为当前针对嵌入式存储器测试的一种经济有效的途径。本论文主要采用了内建自测试(BIST)对数字基带芯片中的存储器进行可测性设计。第一章介绍了几种可测性设计方法,比较了它们的特点,确定了各自的适用范围:第二章对存储器的类型和测试方法,以及测试难点进行阐述和分析;第三章根据存储器内建自测试(BIST)对SDRAM进行了可测性设计,完成后可以用正常的工作速度实现对存储器的测试;第四章对存储器功能进行测试和验证,对输入和输出结果进行比较分析,并用软件仿真实现了BIST设计,结果表明该方法是正确、有效和快速的。实验证明内建自测试方法对测试仪器的要求可以大大降低,能够进行全速测试,从而显... 

【文章来源】:东华大学上海市 211工程院校 教育部直属院校

【文章页数】:69 页

【学位级别】:硕士

【文章目录】:
摘要
Abstract
目录
第一章 绪论
    1.1 集成电路测试的重要性
    1.2 可测性设计
    1.3 测试技术
    1.4 论文的研究内容
第二章 存储器技术
    2.1 存储器类型
    2.2 存储器的测试方法
    2.3 存储器测试使用的算法
    2.4 存储器测试的难点
第三章 存储器内建自测试设计
    3.1 存储器内建自测试原理
    3.2 存储单元的故障模式
    3.3 存储器故障检测
    3.4 各种故障模型的测试要求
    3.5 存储器的BIST模型和算法
    3.6 SDRAM的测试设计
第四章 存储器功能测试与验证
    4.1 存储器接口电路测试
    4.2 数据线测试
    4.3 地址线测试
    4.4 测试程序
    4.5 SDRAM测试
第五章总结与展望
    5.1 本文总结
    5.2 本文展望
攻读硕士期间发表论文
致谢
参考文献


【参考文献】:
期刊论文
[1]基于自动测试系统的ADC测试开发[J]. 张建强,冯建华,冯建科.  仪器仪表学报. 2007(02)
[2]电磁兼容自动测试软件的工程化设计[J]. 角淑媛,苏东林,周淑萍,戴飞.  电子测量技术. 2006(06)
[3]嵌入式Flash存储器控制器的设计方法[J]. 师晓卉,秦水介.  电子测量技术. 2006(05)
[4]一种基于无线电罗盘的自动测试系统设计[J]. 张倩,潘涌泽.  电子测量技术. 2006(03)
[5]一种并行内建自诊断测试嵌入式SRAM方案[J]. 吴光林,胡晨,李锐,杨军,毛武晋.  电路与系统学报. 2003(05)
[6]一种改进的嵌入式SRAM内建自测试设计[J]. 张卫新,侯朝焕.  微电子学. 2003(03)
[7]扫描单元及其在ASIC可测性设计中的应用[J]. 于宗光,何晓娃.  微电子技术. 2000(05)
[8]边界扫描技术及其应用[J]. 杨廷善.  测控技术. 2000(09)
[9]全扫描设计中多扫描链的构造[J]. 李兆麟,叶以正.  电子学报. 2000(02)
[10]存储器测试算法的实现[J]. 程玲,陈护勋.  计算机与数字工程. 1998(05)

硕士论文
[1]嵌入式微处理器可测性设计研究与实现[D]. 高树静.青岛大学 2003
[2]DSPC50的可测性设计及电路实现[D]. 朱小莉.湖南大学 2003



本文编号:2922576

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/2922576.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户0f0ca***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com