TD-LTE Femtocell发送端设计与基于多核DSP的实现
发布时间:2021-05-31 13:45
LTE (Long Term Evolution)是由3GPP主导的,集成了OFDM和MIMO等先进空中接口技术的新一代无线通信标准,以其下行100M和上行50M的宽带无线通信能力备受业界所青睐。但LTE系统,在提高空中接口速率的同时,也对网络设备的处理能力提出了更高的要求。Femtocell(家庭基站)是一种针对3G和B3G无线通信网络中宽带数据业务需求旺盛而宏蜂窝室内覆盖效果不理想的矛盾所提出的,有效降低网络接入成本的产品解决方案。作为通信系统中的辅助网元,能否有效的减低设备成本显然是决定Femtocell商用前景的重要因素。对于TD-LTE Femtocell的设计,在保证处理速率的同时,降低计算的复杂度,最终降低硬件成本,是系统设计的首要目标。picoArray多核DSP处理芯片以其强大的并行处理能力和灵活的设计理念为TD-LTE Femtocell的实现提供了理想的硬件平台。本文主要介绍了TD-LTE Femtocell在多核DSP处理器上的设计与实现,以及为使系统处理能力达到实时通信系统的需求而进行的优化工作。论文分析了picoArray平台上不同种类处理器的特点,根据系统...
【文章来源】:北京邮电大学北京市 211工程院校 教育部直属院校
【文章页数】:91 页
【学位级别】:硕士
【文章目录】:
摘要
Abstract
第1章 绪论
1.1 移动通信的技术发展概述
1.1.1 移动通信发展史
1.1.2 我国移动通信的发展
1.2 TD-LTE通信系统概述
1.2.1 TD-LTE的引入背景
1.2.2 TD-LTE的技术指标
1.2.3 TD-LTE空中接口的关键技术
1.3 Femtocell概述
1.3.1 Femtocell的应用场景
1.3.2 Femtocell的技术特点
1.3.3 Femtocell的发展前景
1.4 DSP项目开发流程概述
1.5 论文的研究价值及主要安排
1.5.1 文章的主要贡献
1.5.2 本文的研究范围及结构
第2章 TD-LTE系统简介和FEMTOCELL仿真平台的设计
2.1 LTE技术特点
2.1.1 LTE系统的总体目标
2.1.2 LTE系统性能需求
2.1.3 LTE物理层概述
2.2 LTE系统中的复用与信道编码技术
2.2.1 循环冗余检验(CRC)计算
2.2.2 码块分割及码块CRC添加
2.2.3 信道编码
2.2.4 速率匹配
2.2.5 码块级联
2.3 TD-LTE Femtocell系统设计
2.3.1 Femtocell在E-UTRAN中的位置
2.3.2 Femtocell系统参数设定
2.3.3 系统功能分解和平台设计
2.3.4 系统处理速率推算
2.3.5 处理算法的进一步优化
2.4 本章小结
第3章 多核DSP开发技术
3.1 并行计算技术
3.1.1 并行性基本概念
3.1.2 并行性的开发策略
3.1.3 并行计算机系统的加速比
3.1.4 SIMD阵列处理机
3.2 PicoChip多核DSP平台
3.2.1 PicoArray架构
3.2.2 AE处理能力分析
3.2.3 多核通信
3.2.4 pico外部设备
3.2.5 Pico平台软件开发
3.3 从仿真到硬件
3.3.1 从线性程序结构到状态机设计
3.3.2 从浮点算法到定点算法
3.3.3 从非实时到实时系统
3.3.4 从无限到有限的系统资源
3.4 处理时间优化方法
3.4.1 链路级并行
3.4.2 模块级并行
3.4.3 流程级并行
3.4.4 系统时序设计
3.5 代码空间优化方法
3.6 系统异常处理方法
3.6.1 死锁的预防
3.6.2 异常信息的收集
3.7 本章小结
第4章 FEMTOCELL发送端比特处理的多核DSP实现
4.1 Femtocell硬件系统模块设计
4.1.1 系统设计及发送端比特处理在系统中的位置
4.1.2 发送端比特处理系统设计
4.2 Femtocell子模块设计与实现
4.2.1 控制子模块设计与实现
4.2.2 CRC处理模块设计与实现
4.2.3 速率匹配模块设计与实现
4.3 系统集成和综合测试
4.3.1 系统集成
4.3.2 系统测试
4.4 本章小结
第5章 论文总结
参考文献
致谢
硕士研究生在读期间发表论文
【参考文献】:
期刊论文
[1]Femtocell:3G带来的发展契机[J]. 叶惠. 通讯世界. 2009(11)
[2]基于OFDM的双层Femtocell网络中子信道、速率和功率的最优分配[J]. 张建敏,张朝阳,黄爱苹. 中国科学技术大学学报. 2009(10)
[3]Femtocell——新兴3G室内覆盖技术的探究[J]. 吴韶鸿,郑瑞明,张欣,杨大成. 电信工程技术与标准化. 2008(09)
[4]用查表法实现微处理器的快速CRC计算[J]. 陈红,谢勤岚. 交通与计算机. 2003(03)
[5]未来移动通信技术发展趋势与展望[J]. 尤肖虎. 电信技术. 2003(06)
本文编号:3208377
【文章来源】:北京邮电大学北京市 211工程院校 教育部直属院校
【文章页数】:91 页
【学位级别】:硕士
【文章目录】:
摘要
Abstract
第1章 绪论
1.1 移动通信的技术发展概述
1.1.1 移动通信发展史
1.1.2 我国移动通信的发展
1.2 TD-LTE通信系统概述
1.2.1 TD-LTE的引入背景
1.2.2 TD-LTE的技术指标
1.2.3 TD-LTE空中接口的关键技术
1.3 Femtocell概述
1.3.1 Femtocell的应用场景
1.3.2 Femtocell的技术特点
1.3.3 Femtocell的发展前景
1.4 DSP项目开发流程概述
1.5 论文的研究价值及主要安排
1.5.1 文章的主要贡献
1.5.2 本文的研究范围及结构
第2章 TD-LTE系统简介和FEMTOCELL仿真平台的设计
2.1 LTE技术特点
2.1.1 LTE系统的总体目标
2.1.2 LTE系统性能需求
2.1.3 LTE物理层概述
2.2 LTE系统中的复用与信道编码技术
2.2.1 循环冗余检验(CRC)计算
2.2.2 码块分割及码块CRC添加
2.2.3 信道编码
2.2.4 速率匹配
2.2.5 码块级联
2.3 TD-LTE Femtocell系统设计
2.3.1 Femtocell在E-UTRAN中的位置
2.3.2 Femtocell系统参数设定
2.3.3 系统功能分解和平台设计
2.3.4 系统处理速率推算
2.3.5 处理算法的进一步优化
2.4 本章小结
第3章 多核DSP开发技术
3.1 并行计算技术
3.1.1 并行性基本概念
3.1.2 并行性的开发策略
3.1.3 并行计算机系统的加速比
3.1.4 SIMD阵列处理机
3.2 PicoChip多核DSP平台
3.2.1 PicoArray架构
3.2.2 AE处理能力分析
3.2.3 多核通信
3.2.4 pico外部设备
3.2.5 Pico平台软件开发
3.3 从仿真到硬件
3.3.1 从线性程序结构到状态机设计
3.3.2 从浮点算法到定点算法
3.3.3 从非实时到实时系统
3.3.4 从无限到有限的系统资源
3.4 处理时间优化方法
3.4.1 链路级并行
3.4.2 模块级并行
3.4.3 流程级并行
3.4.4 系统时序设计
3.5 代码空间优化方法
3.6 系统异常处理方法
3.6.1 死锁的预防
3.6.2 异常信息的收集
3.7 本章小结
第4章 FEMTOCELL发送端比特处理的多核DSP实现
4.1 Femtocell硬件系统模块设计
4.1.1 系统设计及发送端比特处理在系统中的位置
4.1.2 发送端比特处理系统设计
4.2 Femtocell子模块设计与实现
4.2.1 控制子模块设计与实现
4.2.2 CRC处理模块设计与实现
4.2.3 速率匹配模块设计与实现
4.3 系统集成和综合测试
4.3.1 系统集成
4.3.2 系统测试
4.4 本章小结
第5章 论文总结
参考文献
致谢
硕士研究生在读期间发表论文
【参考文献】:
期刊论文
[1]Femtocell:3G带来的发展契机[J]. 叶惠. 通讯世界. 2009(11)
[2]基于OFDM的双层Femtocell网络中子信道、速率和功率的最优分配[J]. 张建敏,张朝阳,黄爱苹. 中国科学技术大学学报. 2009(10)
[3]Femtocell——新兴3G室内覆盖技术的探究[J]. 吴韶鸿,郑瑞明,张欣,杨大成. 电信工程技术与标准化. 2008(09)
[4]用查表法实现微处理器的快速CRC计算[J]. 陈红,谢勤岚. 交通与计算机. 2003(03)
[5]未来移动通信技术发展趋势与展望[J]. 尤肖虎. 电信技术. 2003(06)
本文编号:3208377
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3208377.html