基于FPGA嵌入式的射电天文综合数字处理系统的设计
发布时间:2021-06-06 14:01
本文首先从数字信号处理入手,分析了射电天文信号的一般特点,进而提出了使用先进的FPGA(Field Programmable Gate Array,现场可编程逻辑门列阵)芯片作为核心处理器处理射电信号的核心单元。在第二章详细的介绍了FPGA及其嵌入式处理器NiosⅡ、知识产权核(IP core)这些当今最流行最先进的FPGA内部集成的处理技术。第三章在前两章的基础上,介绍了我们现在使用的用于算法验证的FPGA-DSP(Digital Signal Processing,数字信号处理)开发板,包括该开发板上的核心FPGA芯片Cyclone2C70F672C6,高速多比特ADC(Analog to DigitalConvertor,模数转换器)ADI5500,以及奈奎斯特采样定律。第四章详细介绍了集成于该开发板内部的多种数字信号处理算法,包括FFT,FIR,Autocorrelation,Square low detector等等,以及基于NiosⅡ处理器的核心主控单元DSP-CPU的处理构成处理算法,并且给出了相关处理的处理结果:该设计处理带宽0-48MHz,通过1024点FFT运算,最...
【文章来源】: 董亮 中国科学院研究生院(云南天文台)
【文章页数】:85 页
【学位级别】:硕士
【部分图文】:
基于乘积项的PLD内部结构
图2.2宏单元结构是乘积项阵列,实际就是一个与或阵列,每一个交叉点都是一个可编程熔导通就是实现“与”逻辑。后面的乘积项选择矩阵是一个“或”阵列。两者一成组合逻辑。图右侧是一个可编程O触发器,它的时钟,清零输入都可以选择,可以使用专用的全局清零和全局时钟,也可以使用内部逻辑(乘积项)产生的时钟和清零。如果不需要触发器,也可以将此触发器旁路,信号直PIA或输出到l/O脚。复杂的pLO推动了设计方法韵发展产感影洲剪汤左分髻一聆澎才,“其于模块的设计
乘乘乘乘乘乘乘积项············’’’’’’’’’’’’’’’’’’’’’’’’’’’’’’’’选择择卜尸‘‘‘广广广广广广一、、、、、、只刁NNN)))))))))))匕曰片片片片片片·》》尸尸尸尸尸尸卜卜卜卜卜卜.〔撇撇住住住住住住住住住住住侧侧…………臃臃臃匕夕卜卜卜缀缀缀缀缀缀l蘸爵纂蒸蒸生碑春欲篇服浴鸽密始望翻翻卜经沸至乡痰豁肠窃窃窃库库库库库库库黝滋淤妻理摇易荡{翎翎影东燕{铃摊瀚瀚瀚嘛嘛嘛麟撇撇敬锵锵锵暇荡粼龚杂杂杂鬓鬓鬓麒澎薰翼翼吐熊粼缝熟藏葬溯溯l蒸易骡藻巍巍巍暇暇暇暇毖奈男宗份表老太瀚奋溯溯溯溯lllll馨薰熏绷绷鬓篡纂薰藐!!!羹耀瓣lll鬓鬓鬓藻羹羹鬓参参参参碑碑碑碑辨黝粼聋潍蒸蒸装戮瀚擞组组七七七七绘万砌心嵌趁姗牛g日网脚娜娜赫蔽决五于‘翻翻撇撇撇红舞瀚数瀚翰织织劲卫啼;纷毋飞贬绍赚曰贷洛洛报毯嗽行职褪瑞瑞瀚跳阳抽,石Ex口.目ef血口mP叭自以知以韦叮m吕图2.2宏单元结构左侧是乘积项阵列,实际就是一个与或阵列,每一个交叉点都是一个可编程如果导通就是实现“与”逻辑。后面的乘积项选择矩阵是一个“或”阵列。两者完成组合逻辑。图右侧是一个可编程O触发器,它的时钟,清零输入都可程选择,可以使用专用的全局清零和全局时钟,也可以使用内部逻辑(乘积列)产生的时钟和清零。如果不需要触发器,也可以将此触发器旁路,信号输给PIA或输出到l/O脚。
本文编号:3214526
【文章来源】: 董亮 中国科学院研究生院(云南天文台)
【文章页数】:85 页
【学位级别】:硕士
【部分图文】:
基于乘积项的PLD内部结构
图2.2宏单元结构是乘积项阵列,实际就是一个与或阵列,每一个交叉点都是一个可编程熔导通就是实现“与”逻辑。后面的乘积项选择矩阵是一个“或”阵列。两者一成组合逻辑。图右侧是一个可编程O触发器,它的时钟,清零输入都可以选择,可以使用专用的全局清零和全局时钟,也可以使用内部逻辑(乘积项)产生的时钟和清零。如果不需要触发器,也可以将此触发器旁路,信号直PIA或输出到l/O脚。复杂的pLO推动了设计方法韵发展产感影洲剪汤左分髻一聆澎才,“其于模块的设计
乘乘乘乘乘乘乘积项············’’’’’’’’’’’’’’’’’’’’’’’’’’’’’’’’选择择卜尸‘‘‘广广广广广广一、、、、、、只刁NNN)))))))))))匕曰片片片片片片·》》尸尸尸尸尸尸卜卜卜卜卜卜.〔撇撇住住住住住住住住住住住侧侧…………臃臃臃匕夕卜卜卜缀缀缀缀缀缀l蘸爵纂蒸蒸生碑春欲篇服浴鸽密始望翻翻卜经沸至乡痰豁肠窃窃窃库库库库库库库黝滋淤妻理摇易荡{翎翎影东燕{铃摊瀚瀚瀚嘛嘛嘛麟撇撇敬锵锵锵暇荡粼龚杂杂杂鬓鬓鬓麒澎薰翼翼吐熊粼缝熟藏葬溯溯l蒸易骡藻巍巍巍暇暇暇暇毖奈男宗份表老太瀚奋溯溯溯溯lllll馨薰熏绷绷鬓篡纂薰藐!!!羹耀瓣lll鬓鬓鬓藻羹羹鬓参参参参碑碑碑碑辨黝粼聋潍蒸蒸装戮瀚擞组组七七七七绘万砌心嵌趁姗牛g日网脚娜娜赫蔽决五于‘翻翻撇撇撇红舞瀚数瀚翰织织劲卫啼;纷毋飞贬绍赚曰贷洛洛报毯嗽行职褪瑞瑞瀚跳阳抽,石Ex口.目ef血口mP叭自以知以韦叮m吕图2.2宏单元结构左侧是乘积项阵列,实际就是一个与或阵列,每一个交叉点都是一个可编程如果导通就是实现“与”逻辑。后面的乘积项选择矩阵是一个“或”阵列。两者完成组合逻辑。图右侧是一个可编程O触发器,它的时钟,清零输入都可程选择,可以使用专用的全局清零和全局时钟,也可以使用内部逻辑(乘积列)产生的时钟和清零。如果不需要触发器,也可以将此触发器旁路,信号输给PIA或输出到l/O脚。
本文编号:3214526
本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3214526.html