当前位置:主页 > 科技论文 > 计算机论文 >

面向FPGA的16位加法器优化设计研究

发布时间:2021-09-17 18:15
  加法器是数字系统中的一个重要部件,在FPGA中设计加法器时如何提高多位加法器的运算速度是一个关键问题。根据FPGA逻辑单元的特点,并利用单片设计中富裕的逻辑单元构建出并行设计,能够有效地缩短最长路径的运算级数。通过对16位加法器的设计,从"串行设计"方案到"逐级分解进位选择"方案,依次研究了16位加法器的FPGA优化设计过程。研究结果表明,逐级分解进位选择与串行设计相比,虽然FPGA逻辑单元的使用量由31个增加到66个,增加了1.13倍,但信号的最长路径由16级运算缩短为5级运算,减少了68.75%,性能大为提高。 

【文章来源】:工业和信息化教育. 2020,(08)

【文章页数】:4 页

【部分图文】:

面向FPGA的16位加法器优化设计研究


16位加法器的串行设计

面向FPGA的16位加法器优化设计研究


对串行加法器的初步改进

面向FPGA的16位加法器优化设计研究


并串结合的加法器设计

【参考文献】:
硕士论文
[1]基于65nm CMOS工艺10GHz超前进位加法器设计[D]. 李洁.西安电子科技大学 2009



本文编号:3399254

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/jisuanjikexuelunwen/3399254.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户bf472***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com