基于MPEG-4的运动估计算法的逻辑设计及验证
发布时间:2021-03-25 02:19
随着多媒体技术的飞速发展,视频编解码技术也日益凸显出它的重要性,新的视频编解码技术不断涌现。MPEG-4是国际标准化组织ISO/IEC的运动图像专家组制定的新一代视频编解码标准,这一编码标准可获得很高的编码效率,适合低宽带、高质量的网络视频应用的需要。其传输速率要求较低,可以利用很窄的带宽,通过帧重建技术,压缩和传输数据,以求以最少的数据获得最佳的图像质量。运动估计算法作为视频编码领域中的关键技术,它直接影响到视频数据压缩编码的效率和编码质量。运动估计的越准确,编码的效率就越高,解码出来的视频质量就越好。所以研究设计高效、快速的运动估计算法已经成为目前视频压缩技术中的重要方向。本文主要工作是对运动估计算法进行研究并对运动估计模块进行逻辑设计及验证。本文按照基于图像灰度信息和基于图像特征的分类,详细讨论了现有常见运动估计算法的原理和实现方法,分析了它们各自的特点。着重介绍了块匹配运动估计的基本原理和研究现状,在充分了解块匹配运动估计主要技术,并且考虑运动矢量的统计和分布特性的基础上,选择用大菱形模板确定搜索方向,用小菱形模板进行精细定位搜索,找出最佳运动矢量,这样不仅增加了搜索的精度,并...
【文章来源】:西安科技大学陕西省
【文章页数】:89 页
【学位级别】:硕士
【文章目录】:
摘要
ABSTRACT
1 绪论
1.1 研究背景及意义
1.2 研究现状及发展趋势
1.3 论文的主要工作
2 视频编码标准及运动估计技术
2.1 视频压缩编码标准
2.1.1 H.26X 系列编码标准
2.2 H.264 视频编码标准
2.2.1 H.264 标准概述
2.3 MPEG 标准系列
2.4 MPEG-4 的主要技术
2.5 运动估计技术
2.5.1 运动估计的基本原理
2.5.2 运动估计算法分类介绍
2.6 本章小结
3 视频芯片与 AMBA 总线
3.1 视频芯片总体框架
3.1.1 功能介绍
3.1.2 MPEG-4 编码器设计
3.1.3 MPEG-4 解码器设计
3.2 AMBA 总线
3.3 本章小结
4 MEA 逻辑设计及仿真验证
4.1 MEA 整体模块设计
TOP 子模块设计"> 4.2 MEATOP 子模块设计
TOP 端口信号介绍"> 4.2.1 MEATOP 端口信号介绍
4.2.2 各模块寄存器介绍
ARRAY 子模块设计"> 4.3 PEARRAY 子模块设计
4.3.1 功能描述
4.3.2 接口信号描述
ARRAY 子模块电路图"> 4.3.3 PEARRAY 子模块电路图
4.4 PROCESS ELEMENT 子模块设计
4.4.1 功能描述
4.4.2 接口信号描述
4.4.3 PROCESS ELEMENT 子模块电路图
4.5 Bilinear 子模块设计
4.5.1 功能描述
4.5.2 Bilinear 子模块电路图
x 子模块设计"> 4.6 Linearx 子模块设计
4.6.1 功能描述
4.6.2 接口信号描述
x 子模块电路图"> 4.6.3 Linearx 子模块电路图
y 子模块设计"> 4.7 Lineary 子模块设计
4.7.1 功能描述
4.7.2 接口信号描述
y 子模块电路图"> 4.7.3 Lineary 子模块电路图
sad 子模块设计"> 4.8 Intrasad 子模块设计
4.8.1 功能描述
4.8.2 接口信号
sad 子模块电路图"> 4.8.3 Intrasad 子模块电路图
CTL 子模块设计"> 4.9 MEACTL 子模块设计
ctl 状态机设计"> 4.9.1 Meactl 状态机设计
CTL 子模块电路图"> 4.9.2 MEACTL 子模块电路图
4.9.3 Mea 模块电路图
4.9.4 本章小结
5 总结
致谢
参考文献
附录
本文编号:3098833
【文章来源】:西安科技大学陕西省
【文章页数】:89 页
【学位级别】:硕士
【文章目录】:
摘要
ABSTRACT
1 绪论
1.1 研究背景及意义
1.2 研究现状及发展趋势
1.3 论文的主要工作
2 视频编码标准及运动估计技术
2.1 视频压缩编码标准
2.1.1 H.26X 系列编码标准
2.2 H.264 视频编码标准
2.2.1 H.264 标准概述
2.3 MPEG 标准系列
2.4 MPEG-4 的主要技术
2.5 运动估计技术
2.5.1 运动估计的基本原理
2.5.2 运动估计算法分类介绍
2.6 本章小结
3 视频芯片与 AMBA 总线
3.1 视频芯片总体框架
3.1.1 功能介绍
3.1.2 MPEG-4 编码器设计
3.1.3 MPEG-4 解码器设计
3.2 AMBA 总线
3.3 本章小结
4 MEA 逻辑设计及仿真验证
4.1 MEA 整体模块设计
TOP 子模块设计"> 4.2 MEATOP 子模块设计
TOP 端口信号介绍"> 4.2.1 MEATOP 端口信号介绍
4.2.2 各模块寄存器介绍
ARRAY 子模块设计"> 4.3 PEARRAY 子模块设计
4.3.1 功能描述
4.3.2 接口信号描述
ARRAY 子模块电路图"> 4.3.3 PEARRAY 子模块电路图
4.4 PROCESS ELEMENT 子模块设计
4.4.1 功能描述
4.4.2 接口信号描述
4.4.3 PROCESS ELEMENT 子模块电路图
4.5 Bilinear 子模块设计
4.5.1 功能描述
4.5.2 Bilinear 子模块电路图
x 子模块设计"> 4.6 Linearx 子模块设计
4.6.1 功能描述
4.6.2 接口信号描述
x 子模块电路图"> 4.6.3 Linearx 子模块电路图
y 子模块设计"> 4.7 Lineary 子模块设计
4.7.1 功能描述
4.7.2 接口信号描述
y 子模块电路图"> 4.7.3 Lineary 子模块电路图
sad 子模块设计"> 4.8 Intrasad 子模块设计
4.8.1 功能描述
4.8.2 接口信号
sad 子模块电路图"> 4.8.3 Intrasad 子模块电路图
CTL 子模块设计"> 4.9 MEACTL 子模块设计
ctl 状态机设计"> 4.9.1 Meactl 状态机设计
CTL 子模块电路图"> 4.9.2 MEACTL 子模块电路图
4.9.3 Mea 模块电路图
4.9.4 本章小结
5 总结
致谢
参考文献
附录
本文编号:3098833
本文链接:https://www.wllwen.com/shekelunwen/ljx/3098833.html