基于FPGA的虚拟逻辑分析仪的设计与实现
发布时间:2023-05-13 09:53
介绍一种基于FPGA芯片的虚拟逻辑分析仪,它由信号调整电路、采样模块、触发模块、通信模块、数据处理模块(NIOS II软核)以及总线接口等组成,实现了8路并行采样,其采样速率可以达到100MS/s。
【文章页数】:4 页
【文章目录】:
0引言
1总体设计
2硬件设计与实现
2. 1信号调整电路设计
2. 2采样模块设计
2. 3触发模块设计
2. 4数据处理模块设计
2. 5通信模块设计
3软件设计
4结束语
本文编号:3815693
【文章页数】:4 页
【文章目录】:
0引言
1总体设计
2硬件设计与实现
2. 1信号调整电路设计
2. 2采样模块设计
2. 3触发模块设计
2. 4数据处理模块设计
2. 5通信模块设计
3软件设计
4结束语
本文编号:3815693
本文链接:https://www.wllwen.com/shekelunwen/ljx/3815693.html